接地和去耦: 第二部分:去耦
發布時間:2018-03-22 來源:Walt Kester 責任編輯:wenwei
【導讀】在上一篇文章中,我們強調了保持低阻抗接地層對提供數字和模擬回路電流路徑的重要性。本文將討論同等重要並相關的主題:通過電源去耦來保持電源進入集成電路(IC)的各點的低阻抗。
諸如放大器和轉換器等模擬集成電路具有至少兩個或兩個以上電源引腳。對於單電源器件,其中一個引腳通常連接到地。諸如ADC和DAC等混合信號器件可以具有模擬和數字電源電壓以及I/O電壓。像FPGA這樣的數字IC還可以具有多個電源電壓,例如內核電壓、存儲器電壓和I/O電壓。
不管電源引腳的數量如何,ICshujushoucedouxiangxishuominglemeiludianyuandedeyunxufanwei,baokuotuijiangongzuofanweihezuidajueduizhi,erqieweilebaochizhengchanggongzuohefangzhisunhuai,bixuzunshouzhexiexianzhi。
然而,由於噪聲或電源紋波導致的電源電壓的微小變化—即便仍在推薦的工作範圍內—也會導致器件性能下降。
例如在放大器中,微小的電源變化會產生輸入和輸出電壓的微小變化,如圖1所示。

圖1. 放大器的電源抑製顯示輸出電壓對電源軌變化的靈敏度。
放大器對電源電壓變化的靈敏度通常用電源抑製比(PSRR)來量化,其定義為電源電壓變化與輸出電壓變化的比值。有關更詳細的討論,請參考指南 MT-043
圖1顯示了典型高性能放大器(OP1177)的PSR隨頻率以大約6dB/8倍頻程(20dB/10倍頻程)下降的情況。圖中顯示了采用正負電源兩種情況下的曲線圖。盡管PSRR在直流下是120dB,但較高頻率下會迅速降低,此時電源線路上有越來越多的無用能量會直接耦合至輸出。
如果放大器正在驅動負載,並且在電源軌上存在無用阻抗,則負載電流會調製電源軌,從而增加交流信號中的噪聲和失真。
盡管數據手冊中可能沒有給出實際的PSRR,數據轉換器和其他混合信號IC的(de)性(xing)能(neng)也(ye)會(hui)隨(sui)著(zhe)電(dian)源(yuan)上(shang)的(de)噪(zao)聲(sheng)而(er)降(jiang)低(di)。電(dian)源(yuan)噪(zao)聲(sheng)也(ye)會(hui)以(yi)多(duo)種(zhong)方(fang)式(shi)影(ying)響(xiang)數(shu)字(zi)電(dian)路(lu),包(bao)括(kuo)降(jiang)低(di)邏(luo)輯(ji)電(dian)平(ping)噪(zao)聲(sheng)容(rong)限(xian),由(you)於(yu)時(shi)鍾(zhong)抖(dou)動(dong)而(er)產(chan)生(sheng)時(shi)序(xu)錯(cuo)誤(wu)。
適當的局部去耦在PCB上是必不可少的
典型的4層PCB通常設計為接地層、電源層、頂部信號層和底部信號層。表麵貼裝IC的接地引腳通過引腳上的過孔直接連接到接地層,從而最大限度地減少接地連接中的無用阻抗。
電源軌通常位於電源層,並且路由到IC的各種電源引腳。顯示電源和接地連接的簡單IC模型如圖2所示。

圖2. 顯示走線阻抗和局部去耦電容的IC模型。
IC內產生的電流表示為IT。流過走線阻抗Z的電流產生電源電壓VS的變化。如上所述,根據IC的PSR,這會產生各種類型的性能降低。
通tong過guo使shi用yong盡jin可ke能neng短duan的de連lian接jie,將jiang適shi當dang類lei型xing的de局ju部bu去qu耦ou電dian容rong直zhi接jie連lian接jie到dao電dian源yuan引yin腳jiao和he接jie地di層ceng之zhi間jian,可ke以yi最zui大da限xian度du地di降jiang低di對dui功gong率lv噪zao聲sheng和he紋wen波bo的de靈ling敏min度du。去qu耦ou電dian容rong用yong作zuo瞬shun態tai電dian流liu的de電dian荷he庫ku,並bing將jiang其qi直zhi接jie分fen流liu到dao地di,從cong而er在zaiIC上保持恒定的電源電壓。雖然回路電流路徑通過接地層,但由於接地層阻抗較低,回路電流一般不會產生明顯的誤差電壓。
圖3顯示了高頻去耦電容必須盡可能靠近芯片的情況。否則,連接走線的電感將對去耦的有效性產生不利影響。

圖3. 高頻去耦電容的正確和錯誤放置。
圖3左側,電源引腳和接地連接都可能短,所以是最有效的配置。然而在圖3右側中,PCB走線內的額外電感和電阻將造成去耦方案的有效性降低,且增加封閉環路可能造成幹擾問題。
選擇正確類型的去耦電容
低頻噪聲去耦通常需要用電解電容(典型值為1μF至100μF),以此作為低頻瞬態電流的電荷庫。將低電感表麵貼裝陶瓷電容(典型值為0.01μF至0.1μF)直接連接到IC電(dian)源(yuan)引(yin)腳(jiao),可(ke)最(zui)大(da)程(cheng)度(du)地(di)抑(yi)製(zhi)高(gao)頻(pin)電(dian)源(yuan)噪(zao)聲(sheng)。所(suo)有(you)去(qu)耦(ou)電(dian)容(rong)必(bi)須(xu)直(zhi)接(jie)連(lian)接(jie)到(dao)低(di)電(dian)感(gan)接(jie)地(di)層(ceng)才(cai)有(you)效(xiao)。此(ci)連(lian)接(jie)需(xu)要(yao)短(duan)走(zou)線(xian)或(huo)過(guo)孔(kong),以(yi)便(bian)將(jiang)額(e)外(wai)串(chuan)聯(lian)電(dian)感(gan)降(jiang)至(zhi)最(zui)低(di)。
大多數IC數據手冊在應用部分說明了推薦的電源去耦電路,用戶應始終遵循這些建議,以確保器件正常工作。
鐵氧體磁珠(以鎳、鋅、錳的氧化物或其他化合物製造的絕緣陶瓷)也可用於在電源濾波器中去耦。鐵氧體在低頻下(<100kHz)為感性—因此對低通LC去耦濾波器有用。100kHz以上,鐵氧體成阻性(低Q)。鐵氧體阻抗與材料、工作頻率範圍、直流偏置電流、匝數、尺寸、形狀和溫度成函數關係。
tieyangticizhubingfeishizhongbiyao,dankeyizengqianggaopinzaoshenggelihequou,tongchangjiaoweiyouli。zhelikenengxuyaoyanzhengcizhuyongyuanbuhuibaohe,tebieshizaiyunsuanfangdaqiqudonggaoshuchudianliushi。dangtieyangtibaoheshi,tajiuhuibianweifeixianxing,shiqulvbotexing。
請qing注zhu意yi,某mou些xie鐵tie氧yang體ti甚shen至zhi可ke能neng在zai完wan全quan飽bao和he前qian就jiu是shi非fei線xian性xing。因yin此ci,如ru果guo需xu要yao功gong率lv級ji,以yi低di失shi真zhen輸shu出chu工gong作zuo,當dang原yuan型xing在zai此ci飽bao和he區qu域yu附fu近jin工gong作zuo時shi,應ying檢jian查zha其qi中zhong的de鐵tie氧yang體ti。典dian型xing鐵tie氧yang體ti磁ci珠zhu阻zu抗kang如ru圖tu4所示。

圖4. 鐵氧體磁珠的阻抗。
在為去耦應用選擇合適的類型時,需要仔細考慮由於寄生電阻和 電感產生的非理想電容性能。我們將在下篇專欄中繼續討論去耦,研究各種類型的去耦電容及其應用。
所以現在我們用傳統的電路測驗結束本專欄。答案可在 StudentZone 的 EngineerZone論壇®找到。

圖5. 測驗:該網絡的等值輸入電容是多少?請嚐試心算出來。
推薦閱讀:
特別推薦
- 噪聲中提取真值!瑞盟科技推出MSA2240電流檢測芯片賦能多元高端測量場景
- 10MHz高頻運行!氮矽科技發布集成驅動GaN芯片,助力電源能效再攀新高
- 失真度僅0.002%!力芯微推出超低內阻、超低失真4PST模擬開關
- 一“芯”雙電!聖邦微電子發布雙輸出電源芯片,簡化AFE與音頻設計
- 一機適配萬端:金升陽推出1200W可編程電源,賦能高端裝備製造
技術文章更多>>
- 貿澤EIT係列新一期,探索AI如何重塑日常科技與用戶體驗
- 算力爆發遇上電源革新,大聯大世平集團攜手晶豐明源線上研討會解鎖應用落地
- 創新不止,創芯不已:第六屆ICDIA創芯展8月南京盛大啟幕!
- AI時代,為什麼存儲基礎設施的可靠性決定數據中心的經濟效益
- 矽典微ONELAB開發係列:為毫米波算法開發者打造的全棧工具鏈
技術白皮書下載更多>>
- 車規與基於V2X的車輛協同主動避撞技術展望
- 數字隔離助力新能源汽車安全隔離的新挑戰
- 汽車模塊拋負載的解決方案
- 車用連接器的安全創新應用
- Melexis Actuators Business Unit
- Position / Current Sensors - Triaxis Hall
熱門搜索






