AD9551:ADI采用簡化架構的新型時鍾發生器
發布時間:2009-03-06
產品特性:
- 可以生成並轉換多倍精度的網絡時鍾頻率,使之能夠替換多達五個振蕩器
- AD9551能提供更精密可靠的性能,減少了係統的開發時間及複雜度
- AD9551時鍾發生器接收一或兩個參考輸入信號,並產生一或兩個輸出信號
應用範圍:
- 多標準網絡和通信基礎設施係統
電子元件技術網提供文章精華概要,改善您的閱讀效率
Analog Devices,Inc最新推出一款時鍾發生器 -- AD9551,可在多標準網絡和通信基礎設施係統中簡化時鍾設計,並減少對振蕩器需求。(AD9551時鍾發生器)采用一個新型的、由ADI公司設計的簡化架構,它可以生成並轉換多倍精度的網絡時鍾頻率,使之能夠替換多達五個振蕩器。振蕩器支持前向糾錯(FEC)、延時、切換及精確頻率生成功能等網絡交換機、路由器及線卡中重要的功能特性。
除節省電路板空間之外,相對於分立的振蕩器,AD9551能提供更精密可靠的性能;同時有助於使不兼容標準的網絡輕鬆實現數據共享和轉換,減少了係統的開發時間及複雜度。
AD9551時鍾發生器接收一或兩個參考輸入信號,並產生一或兩個輸出信號,這些信號通過1至63kebianchengxishuxietiaodeguanlian,kejiangcankaopinlvjingquedizhuanhuanweiqiwangshuchupinlv。neibubaohannenggoujinxingdanduanhuochafencaozuodeshurujieshouqiyushuchuqudongqi。pianshangcankaojiankonghezhuanhuandianluzaineibuduilianggecankaojinxingtongbu,yifangzhiqizhongyigecankao 失效時在,輸出端出現相位擾動。
如果任一或兩個參考信號都失效, AD9551仍可在輸出端保持無相位幹擾的穩定輸出信號。該器件依賴一個外部 26MHz 的晶振(標稱)和兩個級聯的小數N分頻鎖相環 (PLL)中第一個的內置數字補償晶振(DCXO),來為第二個PLL提供一個幹淨的參考信號,並在萬一參考失效時保持輸出頻率。第二個小數N分頻PLL使精準的輸出頻率能夠通過低相位噪聲調諧。AD9551提供一個串行外圍接口(SPI)端口,及可選管腳的預設除法器數值來提供一個頻率比的分配,包括針對千兆以太網(644.53125MHz)、10G以太網(625MHz)、SONET/SDH、光纖通道(657.421875MHz)的所有標準速率以及業已成熟的前向糾錯(FEC)比率(15/14、239/237、239/238、255/237、255/238)。
除了網絡時鍾(包括 AD9520,AD9522,ADCLK905,ADCLK907 及ADCLK925 超速矽鍺射極耦合邏輯(ECL)時鍾/數據緩衝器及超速矽鍺開路集電極HVDS時鍾/數據緩衝器)之外,ADI 公司還提供多種滿足網絡及通信係統設計需求的元器件,從電源管理到模擬及混合信號解決方案等。
供貨和報價
產品樣片 供貨時間 溫度範圍 千片訂貨報價 封裝
AD9551 2009年2月 2009年5月 -40至+85攝氏度 14.75美元/片 40引腳 LFCSP
- 噪聲中提取真值!瑞盟科技推出MSA2240電流檢測芯片賦能多元高端測量場景
- 10MHz高頻運行!氮矽科技發布集成驅動GaN芯片,助力電源能效再攀新高
- 失真度僅0.002%!力芯微推出超低內阻、超低失真4PST模擬開關
- 一“芯”雙電!聖邦微電子發布雙輸出電源芯片,簡化AFE與音頻設計
- 一機適配萬端:金升陽推出1200W可編程電源,賦能高端裝備製造
- 貿澤EIT係列新一期,探索AI如何重塑日常科技與用戶體驗
- 算力爆發遇上電源革新,大聯大世平集團攜手晶豐明源線上研討會解鎖應用落地
- 創新不止,創芯不已:第六屆ICDIA創芯展8月南京盛大啟幕!
- AI時代,為什麼存儲基礎設施的可靠性決定數據中心的經濟效益
- 矽典微ONELAB開發係列:為毫米波算法開發者打造的全棧工具鏈
- 車規與基於V2X的車輛協同主動避撞技術展望
- 數字隔離助力新能源汽車安全隔離的新挑戰
- 汽車模塊拋負載的解決方案
- 車用連接器的安全創新應用
- Melexis Actuators Business Unit
- Position / Current Sensors - Triaxis Hall



