電源去耦來保持電源進入集成電路(IC)的低阻抗
發布時間:2018-11-12 責任編輯:lina
【導讀】諸如放大器和轉換器等模擬集成電路具有至少兩個或兩個以上電源引腳。對於單電源器件,其中一個引腳通常連接到地。如ADC和DAC等混合信號器件可以具有模擬和數字電源電壓以及I/O電壓。
諸如放大器和轉換器等模擬集成電路具有至少兩個或兩個以上電源引腳。對於單電源器件,其中一個引腳通常連接到地。如ADC和DAC等混合信號器件可以具有模擬和數字電源電壓以及I/O電壓。像FPGA這樣的數字IC還可以具有多個電源電壓,例如內核電壓、存儲器電壓和I/O電壓。
不管電源引腳的數量如何,IC數(shu)據(ju)手(shou)冊(ce)都(dou)詳(xiang)細(xi)說(shuo)明(ming)了(le)每(mei)路(lu)電(dian)源(yuan)的(de)允(yun)許(xu)範(fan)圍(wei),包(bao)括(kuo)推(tui)薦(jian)工(gong)作(zuo)範(fan)圍(wei)和(he)最(zui)大(da)絕(jue)對(dui)值(zhi),而(er)且(qie)為(wei)了(le)保(bao)持(chi)正(zheng)常(chang)工(gong)作(zuo)和(he)防(fang)止(zhi)損(sun)壞(huai),必(bi)須(xu)遵(zun)守(shou)這(zhe)些(xie)限(xian)製(zhi)。
然而,由於噪聲或電源紋波導致的電源電壓的微小變化—即便仍在推薦的工作範圍內—也會導致器件性能下降。例如在放大器中,微小的電源變化會產生輸入和輸出電壓的微小變化,如圖1所示。

圖1. 放大器的電源抑製顯示輸出電壓對電源軌變化的靈敏度。
放大器對電源電壓變化的靈敏度通常用電源抑製比(PSRR)來量化,其定義為電源電壓變化與輸出電壓變化的比值。
圖1顯示了典型高性能放大器(OP1177)的PSR隨頻率以大約6dB/8倍頻程(20dB/10倍頻程)下降的情況。圖中顯示了采用正負電源兩種情況下的曲線圖。盡管PSRR在直流下是120dB,但較高頻率下會迅速降低,此時電源線路上有越來越多的無用能量會直接耦合至輸出。
如果放大器正在驅動負載,並且在電源軌上存在無用阻抗,則負載電流會調製電源軌,從而增加交流信號中的噪聲和失真。
盡管數據手冊中可能沒有給出實際的PSRR,數據轉換器和其他混合信號ICdexingnengyehuisuizhedianyuanshangdezaoshengerjiangdi。dianyuanzaoshengyehuiyiduozhongfangshiyingxiangshuzidianlu,baokuojiangdiluojidianpingzaoshengrongxian,youyushizhongdoudongerchanshengshixucuowu。
分析運算放大器和反饋電阻的動態特性
瑞芯微電子與OPPO簽訂VOOC閃充專利許可協議
高頻PCB電路設計常見的66個問題
淺析電阻分壓采樣電路
詳解功率MOS管的五種損壞模式
特別推薦
- 噪聲中提取真值!瑞盟科技推出MSA2240電流檢測芯片賦能多元高端測量場景
- 10MHz高頻運行!氮矽科技發布集成驅動GaN芯片,助力電源能效再攀新高
- 失真度僅0.002%!力芯微推出超低內阻、超低失真4PST模擬開關
- 一“芯”雙電!聖邦微電子發布雙輸出電源芯片,簡化AFE與音頻設計
- 一機適配萬端:金升陽推出1200W可編程電源,賦能高端裝備製造
技術文章更多>>
- 貿澤EIT係列新一期,探索AI如何重塑日常科技與用戶體驗
- 算力爆發遇上電源革新,大聯大世平集團攜手晶豐明源線上研討會解鎖應用落地
- 創新不止,創芯不已:第六屆ICDIA創芯展8月南京盛大啟幕!
- AI時代,為什麼存儲基礎設施的可靠性決定數據中心的經濟效益
- 矽典微ONELAB開發係列:為毫米波算法開發者打造的全棧工具鏈
技術白皮書下載更多>>
- 車規與基於V2X的車輛協同主動避撞技術展望
- 數字隔離助力新能源汽車安全隔離的新挑戰
- 汽車模塊拋負載的解決方案
- 車用連接器的安全創新應用
- Melexis Actuators Business Unit
- Position / Current Sensors - Triaxis Hall
熱門搜索





