談談超結功率半導體器件
發布時間:2020-02-19 責任編輯:lina
【導讀】超結功率半導體器件是一類具有超結耐壓層的重要器件,超結將PN結引入到常規“電阻型”耐壓層中,使之質變為“結型耐壓層”,這種質變突破傳統功率器件比導通電阻和耐壓之間的Ron,sp ∝VB2.5“矽極限”關係,使之降低到Ron,sp ∝VB1.32,甚至 Ron,sp ∝VB1.03,超結器件也因此被譽為功率半導體器件的“裏程碑”。從耐壓層角度回顧功率半導體40年發展的3個裏程碑,綜述了超結的發明、概念與機理、技術與新結構,並總結超結發展曆程與趨勢。
摘 要
超結功率半導體器件是一類具有超結耐壓層的重要器件,超結將PN結引入到常規“電阻型”耐壓層中,使之質變為“結型耐壓層”,這種質變突破傳統功率器件比導通電阻和耐壓之間的Ron,sp ∝VB2.5“矽極限”關係,使之降低到Ron,sp ∝VB1.32,甚至 Ron,sp ∝VB1.03,超結器件也因此被譽為功率半導體器件的“裏程碑”。從耐壓層角度回顧功率半導體40年發展的3個裏程碑,綜述了超結的發明、概念與機理、技術與新結構,並總結超結發展曆程與趨勢。
引 言
功(gong)率(lv)半(ban)導(dao)體(ti)器(qi)件(jian)是(shi)電(dian)能(neng)轉(zhuan)換(huan)與(yu)控(kong)製(zhi)的(de)核(he)心(xin)器(qi)件(jian),所(suo)有(you)電(dian)子(zi)產(chan)品(pin)均(jun)離(li)不(bu)開(kai)功(gong)率(lv)半(ban)導(dao)體(ti)器(qi)件(jian),無(wu)論(lun)是(shi)毫(hao)瓦(wa)級(ji)的(de)便(bian)攜(xie)式(shi)終(zhong)端(duan),還(hai)是(shi)兆(zhao)瓦(wa)級(ji)的(de)高(gao)鐵(tie)。現(xian)代(dai)功(gong)率(lv)半(ban)導(dao)體(ti)技(ji)術(shu)已(yi)被(bei)廣(guang)泛(fan)應(ying)用(yong)於(yu)國(guo)民(min)經(jing)濟(ji)的(de)方(fang)方(fang)麵(mian)麵(mian),從(cong)傳(chuan)統(tong)的(de)工(gong)業(ye)電(dian)子(zi)、擴展到信息通訊、計算機、消費和汽車領域,新能源、軌道交通、電動汽車和智能電網正成為功率半導體市場增長的強大引擎。
在這些應用中,功率MOS和以其為核心的功率集成芯片在整個功率半導體市場份額占比高達74%,在2016年功率單管的118億的銷售中,功率MOS占比達 49%(IHS iSuppli Research,August 30,2017)。超結的出現,使得器件比導通電阻大幅降,被國際上譽為“功率MOS器件的裏程碑”,超結的優越特性也帶來了巨大的市場需求,有人預計2020年市場規模將高達22億美元,功率芯片已被視為中國半導體破局的重要領域。
1.功率半導體器件結構3個裏程碑
1.1 功率半導體器件與耐壓層
yudiyabandaotiqijianxiangbi,gonglvbandaotiqijianguantaitiaojianxiaxuchengshougaodianya,juyounaiyacengjiegou,keyikanchengdiyakongzhiqijianyunaiyacengxingchengdefuhejiegou。rutu1所示,功率MOS器件可視為低壓MOS漏端D與準漏端D''之間插入耐壓層的複合結構,其控製部分工作機理與低壓MOS基本相同。功率半導體器件設計的關鍵之一是耐壓層的設計。

圖1.簡化的血糖儀(BGM)框圖
圖1.功率半導體簡化結構
理想的耐壓層應在關態下承受高電壓,在開態下導通大電流,並實現兩者之間的快速轉換。因此,其基本要求是高耐壓、低導通電阻和高開關速度,其優化的本質就是實現特定應用場景下的最佳折衷。
1.2 功率半導體器件結構3個裏程碑
20世紀70年代發明的VDMOS,為承受高耐壓采用具有單一導電型的“電阻型”耐壓層,人們很快發現其比導通電阻和耐壓之間存在Ron,sp ∝VB2.5極限關係,使器件功耗隨耐壓劇增。大量研究致力於如何使器件性能盡可能接近甚至突破“矽極限”,從耐壓層演變角度,需要在保證耐壓前提下盡可能增加開態載流子濃度,功率半導體器件呈現了不同的發展階段。
圖2給出功率半導體40年發展的3個裏程碑:(a)裏程碑I阻型耐壓層器件,器件耐壓層為具有N或P單一導電類型的低摻雜半導體層,其特性受“矽極限”限製,典型結構為常規VDMOS器件;(b)裏程碑II電導增強阻型耐壓層,通過將PN結正向注入特性引入到阻型耐壓層中,大注入非平衡載流子增加開態載流子濃度,典型結構為IGBT;(c)裏程碑III結型耐壓層,將異型摻雜引入到耐壓層內部形成周期性交替摻雜的耐壓層結構,其特點是將PN結反向耗盡特性引入到耐壓層內部,實現兩區之間的電荷平衡,典型結構為本文重點闡述的超結,耐壓層從“阻型”到“結型”的轉變為耐壓層結構的一次質變。

(a)裏程碑Ⅰ:阻型耐壓層 (b) 裏程碑Ⅱ:阻型+正向注入

(c)裏程碑Ⅲ:結型耐壓層
圖2.功率半導體器件40年發展的3個裏程碑
從上麵的論述可以看出,耐壓層演變的特點是巧妙地將PN結的正向與反向特性引入常規阻型耐壓層中,從而實現耐壓層電阻降低。
2.超結概念與機理
2.1 二維電荷場調製與電荷平衡
與阻型耐壓層相比,超結結型耐壓層由於內部引入PN結,關態條件下N區電離正電荷發出電場線大部分流向毗鄰P區qu電dian離li負fu電dian荷he,在zai耐nai壓ya層ceng內nei部bu引yin入ru顯xian著zhu的de二er維wei場chang效xiao應ying,這zhe種zhong複fu雜za場chang調tiao製zhi極ji大da降jiang低di器qi件jian表biao麵mian電dian場chang峰feng值zhi並bing優you化hua了le體ti內nei場chang分fen布bu。結jie型xing耐nai壓ya層ceng電dian場chang線xian與yu零ling電dian勢shi邊bian界jie條tiao件jian下xia由you電dian離li電dian荷he產chan生sheng的de電dian荷he場changEq(x,y) 分布,如圖3所示,其中W為超結條寬度,由於耐壓層內部電場線橫向流走,導致AA′上大部分區域電離電荷產生縱向場為零,隻有在表麵A點所在P+N結位置產生局部電場分布,高電場在縱向很短的距離d(據筆者計算d≈0.78W)範圍內以指數函數迅速衰減,由於對稱性在A′點產生負的電場峰值,BB′線上電場可以類似分析。

圖3.超結電荷場分布
上述橫向電荷場對縱向電荷場調製使得超結關態條件下二維場分布如圖4所示,結型耐壓層內部電場呈周期函數分布,以耐壓層縱向中線電場為例,峰值位於每個PN結麵,穀值位於每個P條或N條中心位置。器件結型耐壓層端麵亦呈現周期性峰值分布,與內部不同,其波峰與波穀皆位於每個P條或N條中心位置上,峰值位於上表麵P+N結或者下表麵N+P結位置,而穀值位於P+P或N+N結位置。縱向高電場局限在W距離內,因此耐壓層內部縱向場分布幾乎不受影響。且隨長度增加,高場區保持相同分布且與表麵相對位置不變。

圖4.超結二維電場分布
常規理論認為,理想的超結器件需滿足耐壓層內部電場線全部從N區指向Pqu,jimanzudianhepinghengtiaojianyishixianzongxiangchangfenliangweijuxing,dianhefeipinghengjiangdaozhiqijiannaiyajiangdi。ranerbizhefaxian,zaikaitaitiaojianxia,dangkaolvzailiuzidianheyingxiangshi,qiaomiaoyingyongdianhefeipinghengkeyijiangdiqijiansunhaobingzengjiaqijiandeanquangongzuoqu。
2.2 超結理論發展
超結器件出現後,不同研究者分別對其進行理論分析:一維近似法將超結在耐壓方向上視為具有均勻場的一維PIN、垂直耐壓方向上視為一維PN結,兩個方向上電場同時達到Ec時shi最zui優you。或huo者zhe將jiang超chao結jie電dian場chang看kan成cheng耐nai壓ya方fang向xiang與yu垂chui直zhi耐nai壓ya方fang向xiang上shang兩liang個ge一yi維wei場chang的de疊die加jia,可ke得de到dao類lei似si結jie果guo。一yi維wei近jin似si主zhu要yao用yong於yu超chao結jie器qi件jian的de概gai念nian分fen析xi或huo者zhe參can數shu估gu算suan。
超結二維場優化法建立在二維精確解析場分布的基礎上,其二維精確解在超結發明後很長一段時間才於1998年由電子科技大學陳星弼院士率先提出,進一步將擊穿時耐壓層恰好全耗盡選為優化條件,從而獲得經典Ron,sp ∝VB1.32關係。此外,還提出一種分區求解二維泊鬆方程的方法,結論類似,不再贅述。
上述優化方法均未給出超結器件的最低比導通電阻Ron,min。由於超結二維場調製效應,研究發現擊穿條件下圖3中A ′和B ′局部非全耗盡時器件Ron,sp更低,筆者團隊基於該特性提出超結非全耗盡(nonfull depletion,NFD)模式,通過全域Ron,sp優化尋求Ron,min,理論上證明新模式下平衡對稱超結滿足:
Ron,sp=1.437×10-3W1.108VB1.03(mΩ·cm²)(1)
圖5給出超結Ron,sp-VB關係與傳統矽極限Ron,sp ∝ VB2.5關係比較,與傳統“矽極限”相比,超結器件Ron,sp正比於超結條寬度W,依賴於元胞尺寸,因此在一定範圍內(W>0.2μm)可以通過工藝改進縮小元胞寬度增加摻雜濃度的形式進一步降低Ron,sp。

圖5.超結與Ron,sp - VB關係與傳統“矽極限”比較
器件Ron,sp主要由耐壓層長度與摻雜濃度決定,為實現高擊穿電壓,不同類型的耐壓層長度無顯著差異,因此超結突破常規“矽極限”的實質是突破了器件摻雜濃度與VB的依賴關係。圖6給出NFD、FD超結與常規阻型耐壓層濃度變化規律,圖中采用100V器件優化摻雜濃度進行歸一化。由於阻型耐壓層摻雜濃度依賴於耐壓層長度,其優化摻雜濃度隨VB顯著降低,而NFD超結摻雜濃度甚至隨 VB略有增加。這種變化源於結型耐壓層摻雜劑量由超結條寬度W決定,且幾乎獨立於耐壓層長度。

圖6.歸一化摻雜濃度比較
圖7表明超結在不同耐壓級別上都實現了對“矽極限”的突破。以文獻中實驗結果為例,分別采用寬度為1.3μm的P條和1.7μm的N條,實現VB為685V,Ron,sp僅為7.8mΩ·cm²,傳統“矽極限”在相同VB下Ron,sp為 101.9mΩ·cm²,超結器件Ron,sp降低了一個數量級。目前實驗獲得的超結 Ron,sp主要位於式(1)中W為5μm所對應關係以上。

圖7.超結Ron,sp水平
超結概念也被引入到橫向器件中以降低器件的功率損耗,由於橫向超結可以通過表麵注入形成且與常規CMOS工藝兼容,橫向超結器件已成為高壓功率集成技術的重要發展方向。與縱向超結器件不同,橫向器件常常將超結置於P型襯底之上,表麵超結區由於受到襯底輔助耗盡(substrate-assisted depletion,SAD)效應的影響,導致耐壓降低。
襯底輔助耗盡效應可以通過等效襯底(equivalent substrate,ES)模型描述 ,其原理如圖8所示。將除超結之外的耐壓結構,即電荷補償層(chargecompensation layer,CCL)與襯底視為一個整體,定義為等效襯底ES,研究其整體對表麵超結的調製作用。

圖8.等效襯底ES模型
ES模型揭示了襯底輔助耗盡效應的本質是襯底電離電荷影響表麵超結電荷平衡,致使P條非全耗盡而N條全耗盡,器件耐壓降低。為消除其影響,理論上ES層需滿足的理想襯底條件:
(a)電中性條件:ES淨電荷QES→0,等效襯底為準電中性,超結中N區和P區之間的電荷平衡得以滿足。
(b)均勻表麵場條件:E (x,y,0) = 常數,等效襯底均勻表麵場條件避免器件表麵提前擊穿。
一種實現理想襯底條件的版圖如圖9所示,在超結耐壓方向上通過開不同窗口形成優化摻雜分布使得CCL與襯底保持電荷平衡,同時調製ES電場實現矩形分布。

圖9.滿足理想襯底條件的橫向超結版圖
3.超結工藝技術與新結構
由(you)於(yu)結(jie)型(xing)耐(nai)壓(ya)層(ceng)實(shi)現(xian)難(nan)度(du)較(jiao)大(da),很(hen)長(chang)一(yi)段(duan)時(shi)間(jian)內(nei)對(dui)超(chao)結(jie)器(qi)件(jian)的(de)研(yan)究(jiu)主(zhu)要(yao)體(ti)現(xian)在(zai)工(gong)藝(yi)上(shang),包(bao)括(kuo)耐(nai)壓(ya)層(ceng)實(shi)現(xian)技(ji)術(shu)與(yu)終(zhong)端(duan)技(ji)術(shu)。同(tong)時(shi)將(jiang)超(chao)結(jie)耐(nai)壓(ya)層(ceng)用(yong)於(yu)不(bu)同(tong)的(de)功(gong)率(lv)半(ban)導(dao)體(ti)器(qi)件(jian)中(zhong),實(shi)現(xian)特(te)性(xing)改(gai)善(shan)或(huo)形(xing)成(cheng)新(xin)型(xing)功(gong)率(lv)半(ban)導(dao)體(ti)器(qi)件(jian)。
3.1 工藝技術
超結工藝的難點是如何在耐壓層內部引入周期性的異型摻雜,如圖10所示為多次外延摻雜工藝,其中第一種方法通過多次外延一定濃度的N型區,然後僅采用P型注入補償形成超結P區;第二種方法是每次外延濃度較低,然後同時引入N和P型注入,分別形成超結的N區和P區qu,第di二er種zhong工gong藝yi可ke以yi控kong製zhi更geng好hao的de均jun勻yun性xing,但dan工gong藝yi上shang需xu增zeng加jia一yi次ci光guang刻ke與yu注zhu入ru。此ci類lei工gong藝yi的de優you點dian是shi形xing成cheng超chao結jie耐nai壓ya層ceng的de晶jing格ge質zhi量liang較jiao好hao,缺que陷xian與yu界jie麵mian態tai少shao。然ran而er為wei形xing成cheng較jiao好hao超chao結jie形xing貌mao,每mei次ci外wai延yan層ceng厚hou度du相xiang對dui固gu定ding且qie較jiao薄bo,外wai延yan次ci數shu將jiang隨sui著zhe器qi件jian耐nai壓ya增zeng大da而er增zeng多duo,導dao致zhi成cheng本ben增zeng加jia。

(a)單雜質注入

(b)雙雜質注入
圖10.多次外延工藝
另一種結型耐壓層實現工藝基於深槽刻蝕,如圖11所示,其中圖11(a)給出具有刻蝕槽的耐壓層結構。通過在超結耐壓層中刻蝕形成一定深寬比的槽,再對槽內部摻雜。第一種方式是在槽內外延填充P型矽,然後采用化學機械拋光平坦化實現超結耐壓層,拋光後耐壓層如圖11(b)所示。還可以在槽壁上形成薄氧化層結構,再進行多晶矽填充形成耐壓層;第2種方式是采用傾斜注入分別在槽壁上形成N區和P區,這樣可以控製N和P型雜質的注入劑量來實現電荷平衡,如圖11(c)所 示;第3種方式通過對槽壁氣相摻雜形成P型區,如圖11(d)所示。此外,還可以在槽壁選擇性外延薄層N與P型矽或者是直接通過P型雜質擴散形成超結耐壓層。采用刻槽填充工藝實現的超結耐壓層較多次外延技術更易實現較小的深寬比,同時形成的超結N區與P區摻雜分布也較均勻,有利於降低 Ron,sp。

(a)深槽刻蝕工藝

(b)外延填充

(c)斜角注入摻雜

(d)氣象摻雜
圖11.深槽工藝
為實現超結器件終端區高耐壓,有兩種典型超結器件終端結構,如圖12所示。圖12(a)表示具有變摻雜的終端結構,對多外延型工藝,可以改變P型注入區窗口,P型xing摻chan雜za濃nong度du從cong元yuan胞bao到dao終zhong端duan方fang向xiang逐zhu漸jian降jiang低di,保bao持chi終zhong端duan區qu新xin的de電dian荷he平ping衡heng。基ji於yu深shen槽cao刻ke蝕shi的de超chao結jie器qi件jian則ze主zhu要yao通tong過guo優you化hua終zhong端duan區qu刻ke蝕shi窗chuang口kou來lai實shi現xian類lei似si變bian摻chan雜za終zhong端duan。圖tu12(b)給出采用常規表麵終端技術的超結器件終端結構,其特點是將結型耐壓層埋入器件體內,減少超結內部PN結對器件表麵場的影響,同時在器件終端區表麵采用常規結終端技術實現高耐壓。

(a)變摻雜終端

(b)表麵終端技術
圖12.典型超結器件終端結構
超結不僅可以用來降低器件比導通電阻,同時可用以優化電場分布,如圖13所示為基於超結的終端結構,在常規浮空場限環間引入表麵超結,建立新的電荷平衡,削弱了界麵寄生電荷的影響,縮小終端區麵積。

圖13.基於超結的終端結構
對橫向叉指型超結器件而言,由於表麵超結結深較淺,容易在終端指尖位置提前擊穿,為解決此問題,作者團隊提出如圖14所suo示shi的de襯chen底di終zhong端duan技ji術shu,通tong過guo將jiang部bu分fen襯chen底di電dian荷he引yin入ru到dao器qi件jian表biao麵mian,降jiang低di曲qu率lv效xiao應ying,實shi現xian終zhong端duan區qu新xin的de電dian荷he平ping衡heng,提ti高gao器qi件jian耐nai壓ya,且qie具ju有you工gong藝yi兼jian容rong的de優you點dian。

圖14.襯底終端結構
3.2 超結新結構
3.2.1 縱向超結結構
對超結功率MOS器件而言,大量新結構致力於如何利用兼容工藝改善器件特性,圖15給出幾種改善器件特性的典型結構。圖15(a)為部分超結結構,超結器件給定元胞寬度下N區和P區的深寬比隨器件VB增加而增加,工藝難度增加。部分超結結構降低工藝難度,在相同深寬比條件下實現比全超結器件更低的Ron,sp且利於器件的反向恢複特性。
為了改善超結體二極管的反向恢複特性,通過集成肖特基二極管,提出如圖 15(b)所示的變形結構,通過肖特基結的反向抽取作用,削弱載流子存儲效應;隨著器件元胞寬度的進一步縮小,可能導致超結兩個P條之間距離過小難以形成溝道區,因此提出如圖15(c)所示的溝道與超結元胞相垂直的結構,該結構適用於窄元胞器件,減少溝道區工藝難度;此外還可以通過版圖優化減少部分溝道區麵積,以實現更低的電磁幹擾(EMI)噪聲。

圖15.改善超結MOS特性的新結構
超結作為一種典型的結型耐壓層結構,用於不同的器件可實現不同的功率半導體器件,典型結構如圖16所示。圖 16(a)為超結IGBT結構,與傳統IGBT相比,超結IGBT一方麵通過電場調製縮小漂移區長度,另一方麵還可以引入準單極傳導模式,即大注入電子和空穴分別流經低阻的超結N區和P區,器件關斷時通過內部PN結耗盡區擴展可以迅速抽取過剩載流子,實現快速關斷;作者團隊提出如圖16(b)所示的具有雙向耐壓特性的超結IGBT結構,該結構打破了一般超結IGBT正向壓降與超結區摻雜的依賴關係,實現開態雙極高電導調製與關態準單極關斷特性。如果將超結耐壓層用於二極管結構,則形成圖16(c)和 16(d)所示的超結junctionbarrier schottky rectifier(JBS)和 schottky barrier diode(SBD)器件結構,由於超結區的摻雜濃度很高,肖特基結開啟後有更小的正向壓降和更大的電流密度。同時由於反向阻斷狀態下P區之間的N型漂移區的耗盡層重疊形成勢壘,使器件反向漏電流降低。超結SBD器件還可采用槽型電極結構來降低肖特基接觸位置的電場,降低反向漏電。


圖16.具有超結耐壓層的新型功率半導體器件
電荷平衡不僅可以通過PN結電離電荷實現,還可以通過金屬絕緣層半導體(metal insulator semiconductor,MIS)介質耦合實現,如圖17所示。其中圖17(a)和圖17(b)為具有高K介質的複合耐壓層結構,器件耐壓時大部分電通量通過高K介質流向表麵,從而優化了矽層區電場;圖17(c)和圖17(d)為典型的體內場板結構,通過體內場板在耐壓層內部引入電荷,與矽層電離電荷保持平衡,優化體內電場降低器件Ron,sp。

圖17.采用電荷平衡概念的新結構
3.2.2 橫向超結結構
橫向超結器件的發展主要集中在如何消除襯底輔助耗盡效應,典型方法有兩種。第1種方法如圖18所示,通過采用圖18(a)藍寶石襯底或者圖18(b)刻(ke)蝕(shi)去(qu)除(chu)矽(gui)襯(chen)底(di),其(qi)共(gong)同(tong)點(dian)都(dou)是(shi)消(xiao)除(chu)襯(chen)底(di)電(dian)位(wei)對(dui)表(biao)麵(mian)超(chao)結(jie)區(qu)的(de)影(ying)響(xiang),解(jie)決(jue)縱(zong)向(xiang)耐(nai)壓(ya)低(di)的(de)問(wen)題(ti)。該(gai)方(fang)法(fa)可(ke)以(yi)很(hen)好(hao)地(di)抑(yi)製(zhi)襯(chen)底(di)輔(fu)助(zhu)耗(hao)盡(jin)效(xiao)應(ying),但(dan)具(ju)有(you)工(gong)藝(yi)不(bu)兼(jian)容(rong)或(huo)者(zhe)材(cai)料(liao)成(cheng)本(ben)高(gao)的(de)特(te)點(dian)。

圖18.去除襯底影響的橫向超結結構
第2種方法如圖19所(suo)示(shi),其(qi)基(ji)本(ben)思(si)想(xiang)是(shi)電(dian)荷(he)補(bu)償(chang),通(tong)過(guo)在(zai)耐(nai)壓(ya)層(ceng)中(zhong)引(yin)入(ru)補(bu)償(chang)電(dian)荷(he),與(yu)襯(chen)底(di)電(dian)離(li)電(dian)荷(he)保(bao)持(chi)電(dian)荷(he)平(ping)衡(heng)從(cong)而(er)抑(yi)製(zhi)襯(chen)底(di)輔(fu)助(zhu)耗(hao)盡(jin)效(xiao)應(ying)的(de)影(ying)響(xiang)。從(cong)空(kong)間(jian)維(wei)度(du)可(ke)以(yi)分(fen)為(wei)圖(tu)19(a)、圖19(b)x方向補償,主要是通過在超結區下方添加深N阱或者N緩衝層的形式實現;圖19(c)、圖19(d)y方向補償,超結區位於靠近源區,漏區為單一摻雜的N型摻雜,特別對SOI器件,為解決其耐壓較低的問題,可以采用局部薄層結構;圖19(e)、圖19(f)z方向補償,通過設計使超結N區和P區為非對稱形狀實現補償,與縱向器件類似,P區亦可采用高K介質。

圖19.電荷補償橫向超結結構
3.3 寬禁帶超結功率半導體器件
超結概念同樣被應用到寬禁帶半導體材料如SiC和GaN中,超結概念與理論完全適用,由於禁帶寬度更大,相同深寬比條件下,寬禁帶半導體超結器件對Ron,sp - VB關係的貢獻主要體現在係數項,可以降低約3個數量級,特別在超高壓領域非常具有吸引力。
如圖20所示是典型SiCjichaojieqijian,caiyongyuguijileisideshencaokeshizhuruchanzagongyishixian,bingqiezaicaoneitianchongjiezhishixianjiexingnaiyacengjiegou,gaigongyibijiaorongyishixianjiaogaoshenkuanbidechaojiequ。duiGaNcailiaoeryan,keyitongguoyixingchanzaxingchengyibanjiexingnaiyacengjiegou,haikeyiliyongdiecengjiegouzhongdianhepinghengjihuadianhetongshixingchengerweidianziqiyuerweikongxueqi,dianxingjiegourutu21所(suo)示(shi)。器(qi)件(jian)開(kai)態(tai)時(shi)電(dian)子(zi)氣(qi)和(he)空(kong)穴(xue)氣(qi)同(tong)時(shi)參(can)與(yu)導(dao)電(dian),降(jiang)低(di)器(qi)件(jian)導(dao)通(tong)電(dian)阻(zu),關(guan)態(tai)時(shi)極(ji)化(hua)電(dian)荷(he)自(zi)動(dong)滿(man)足(zu)電(dian)荷(he)平(ping)衡(heng),優(you)化(hua)耐(nai)壓(ya)層(ceng)電(dian)場(chang),從(cong)而(er)形(xing)成(cheng)新(xin)型(xing)的(de)電(dian)荷(he)平(ping)衡(heng)耐(nai)壓(ya)層(ceng)結(jie)構(gou)。

圖20.碳化矽基超結器件

圖21.氮化镓基超結器件
3.4 超結功率半導體器件發展曆程
綜上所述,超結發展曆程如圖22所示。超結結型耐壓層高壓低比導通電阻特性可實現高功率密度與低成本下的低損耗,理論上實現比導通電阻與耐壓的從Ron,sp ∝VB2.5關係降低到Ron,sp ∝VB1.32甚至Ron,sp ∝VB1.03關係,橫向超結器件優化可由等效襯底模型統一描述。

圖22.超結發展曆程
隨著元胞寬度進一步縮小,寄生JFET效應及齊納擊穿等變得更加顯著,經筆者計算,齊納擊穿限製下矽基超結的條寬極限約為0.1~0.2μm;超結概念完全適用於SiC、GaN等其他半導體材料,突破對應“矽極限”關係;另一方麵,超結概念還被拓展到IGBT、SBD等其他功率半導體器件中,實現電荷平衡的耐壓層結構,並向著更高可靠性、更高開關速度的方向發展。
4.超結功率半導體器件展望
總結起來,目前在理論方麵已經對超結器件做了較為深入的研究,獲得了其理論最低Ron,sp。然而,在實驗方麵,超結器件特性仍有很大的提升空間,現有實驗結果與Ron,sp ∝VB1.03最低理論比導通電阻相比,在W為5~10μm範圍內,Ron,sp可以再降低20%~40%,而在W寬度為1~4μm範圍內,Ron,sp降低量達60%~80%,餘yu量liang可ke觀guan。橫heng向xiang超chao結jie器qi件jian是shi高gao壓ya功gong率lv集ji成cheng技ji術shu的de重zhong要yao發fa展zhan方fang向xiang,目mu前qian研yan究jiu主zhu要yao集ji中zhong在zai如ru何he消xiao除chu襯chen底di輔fu助zhu耗hao盡jin效xiao應ying提ti高gao耐nai壓ya,然ran而er超chao結jie本ben身shen優you越yue的de低di阻zu特te性xing尚shang待dai挖wa掘jue,特te別bie采cai用yong具ju有you縱zong向xiang高gao深shen寬kuan比bi的de超chao結jie可ke以yi大da幅fu降jiang低di Ron,sp,作者團隊開發的具有N-top的橫向超結器件以及多次注入形成的NFD 橫向超結器件,Ron,sp均較Triple RESUF器件更優。因此橫向可集成超結器件有望成為Triple RESUF之後的下一代低阻可集成器件。
文獻來源:
張波, 章文通, 蒲鬆,等. 超結功率半導體器件[J]. 微納電子與智能製造, 2019, 1 (1): 5-19.
ZHANG Bo, ZHANG W T, PU S, et al. Superjunction power semiconductor devices[J]. Micro/nano Electronics and Intelligent Manufacturing, 2019, 1 (1): 5-19.
《微納電子與智能製造》刊號:CN10-1594/TN
主管單位:北京電子控股有限責任公司
主辦單位:北京市電子科技科技情報研究所 北京方略信息科技有限公司
特別推薦
- 噪聲中提取真值!瑞盟科技推出MSA2240電流檢測芯片賦能多元高端測量場景
- 10MHz高頻運行!氮矽科技發布集成驅動GaN芯片,助力電源能效再攀新高
- 失真度僅0.002%!力芯微推出超低內阻、超低失真4PST模擬開關
- 一“芯”雙電!聖邦微電子發布雙輸出電源芯片,簡化AFE與音頻設計
- 一機適配萬端:金升陽推出1200W可編程電源,賦能高端裝備製造
技術文章更多>>
- 貿澤EIT係列新一期,探索AI如何重塑日常科技與用戶體驗
- 算力爆發遇上電源革新,大聯大世平集團攜手晶豐明源線上研討會解鎖應用落地
- 創新不止,創芯不已:第六屆ICDIA創芯展8月南京盛大啟幕!
- AI時代,為什麼存儲基礎設施的可靠性決定數據中心的經濟效益
- 矽典微ONELAB開發係列:為毫米波算法開發者打造的全棧工具鏈
技術白皮書下載更多>>
- 車規與基於V2X的車輛協同主動避撞技術展望
- 數字隔離助力新能源汽車安全隔離的新挑戰
- 汽車模塊拋負載的解決方案
- 車用連接器的安全創新應用
- Melexis Actuators Business Unit
- Position / Current Sensors - Triaxis Hall
熱門搜索
Future
GFIVE
GPS
GPU
Harting
HDMI
HDMI連接器
HD監控
HID燈
I/O處理器
IC
IC插座
IDT
IGBT
in-cell
Intersil
IP監控
iWatt
Keithley
Kemet
Knowles
Lattice
LCD
LCD模組
LCR測試儀
lc振蕩器
Lecroy
LED
LED保護元件
LED背光





