基於L波段單級高線性低噪聲放大器的工作原理及設計
發布時間:2020-10-14 責任編輯:lina
【導讀】本文介紹了一種L波段單級高線性低噪聲放大器的工作原理和設計方法。與傳統的接收機射頻前端放大器主要考慮低噪聲和高增益特性不同,文中選用了低成本、低功耗的SiGe NPN BJT器件設計高三階交截點的低噪聲放大器。設計中利用了微波CAD工具對電路進行仿真與優化,同時對生成的微帶印刷電路板進行了電磁仿真。
本文介紹了一種L波(bo)段(duan)單(dan)級(ji)高(gao)線(xian)性(xing)低(di)噪(zao)聲(sheng)放(fang)大(da)器(qi)的(de)工(gong)作(zuo)原(yuan)理(li)和(he)設(she)計(ji)方(fang)法(fa)。與(yu)傳(chuan)統(tong)的(de)接(jie)收(shou)機(ji)射(she)頻(pin)前(qian)端(duan)放(fang)大(da)器(qi)主(zhu)要(yao)考(kao)慮(lv)低(di)噪(zao)聲(sheng)和(he)高(gao)增(zeng)益(yi)特(te)性(xing)不(bu)同(tong),文(wen)中(zhong)選(xuan)用(yong)了(le)低(di)成(cheng)本(ben)、低功耗的SiGe NPN BJT器件設計高三階交截點的低噪聲放大器。設計中利用了微波CAD工具對電路進行仿真與優化,同時對生成的微帶印刷電路板進行了電磁仿真。
隨著無線通信事業的不斷發展,人們對無線係統的射頻接收機提出了越來越高的要求,比如低功耗、低噪聲、大動態範圍、高(gao)靈(ling)敏(min)度(du)和(he)高(gao)線(xian)性(xing)度(du)等(deng)。因(yin)此(ci),處(chu)於(yu)接(jie)收(shou)機(ji)最(zui)前(qian)端(duan)的(de)放(fang)大(da)器(qi)對(dui)於(yu)提(ti)高(gao)係(xi)統(tong)性(xing)能(neng)起(qi)到(dao)了(le)關(guan)鍵(jian)作(zuo)用(yong)。傳(chuan)統(tong)的(de)研(yan)究(jiu)主(zhu)要(yao)集(ji)中(zhong)在(zai)如(ru)何(he)獲(huo)得(de)低(di)噪(zao)聲(sheng)和(he)高(gao)增(zeng)益(yi)特(te)性(xing)上(shang),對(dui)接(jie)收(shou)前(qian)端(duan)放(fang)大(da)器(qi)高(gao)線(xian)性(xing)度(du)問(wen)題(ti)的(de)研(yan)究(jiu)常(chang)常(chang)被(bei)忽(hu)略(lve)。
Ansoft公司的Designer軟件包是集電路和電磁仿真於一體的強大CAD工具。設計中,利用該軟件對放大器的三階互調和噪聲等性能進行仿真和優化,同時對生成的PCB進行了電磁仿真,得到了令人滿意的設計結果。這種低成本、低功耗和高線性的LNA可廣泛應用於PCS波段以及CDMA蜂窩移動手機中。
1 高線性低噪聲放大器原理設計
1. 1 係統考慮與主要指標要求
在移動通信係統設計中,低噪聲放大器處於接收機的射頻最前端,如圖1所示。因此,係統的噪聲性能和線性度主要取決於該前端放大器的噪聲性能和線性特性。這裏設計的放大器主要技術指標:工作頻率範圍f =1950 MHz;增益G 》14dB;噪聲係數Nf 1dB》+ 5 dBm;輸出三階交截點OIP3 》 + 24dBm輸入輸出回波損耗RLCEO)時,噪聲係數會由於電壓擊穿而開始惡化。設計所選器件的最小擊穿電壓為2.3V,因此,在綜合考慮各種特定指標要求的情況下選擇C-E極間偏置電壓Vce=2.0V和集電極偏置電流Ic=8 mA。

電阻R3將電源電壓由3V降低到2.1V, R2給晶體管的基極提供電壓偏置, R1起到改善放大器穩定度的作用。圖2所示偏置電路簡單實用,並提供適當數量的負反饋用於補償由於器件的離散性和整個寬溫( -40℃~+85℃)工作範圍內直流增益β的變化。其反饋原理是:假如溫度變化或器件離散性使直流增益β產生變化而導致器件電流增加,則電阻R3壓降會增加,這樣基極電壓VB會減少,從而器件電流減小,因此提供了直流負反饋,使器件的靜態工作點穩定。

1. 3 穩定性的改善
S參數描述的線性二端口器件絕對穩定充分必要條件是: (a) K》1; ( b) | Δ | 1=10Ω以及與發射極並聯的電感L3,改善了LNA的穩定因子K,使之大於1,特別是在800MHz~1200MHz頻率範圍。C5=10pF作為旁路電容,在低頻時的影響比在2GHz時的小,因此在低頻段,LNA輸出端負載電阻R1=10Ω起到了改善穩定性的作用。

1. 4 輸入輸出匹配電路設計
由於器件的S12≠0,所以由L2、C2組zu成cheng的de輸shu出chu匹pi配pei電dian路lu和he串chuan接jie在zai發fa射she極ji的de電dian感gan有you利li於yu改gai善shan輸shu入ru回hui波bo損sun耗hao和he噪zao聲sheng匹pi配pei,因yin而er能neng夠gou消xiao除chu由you器qi件jian輸shu入ru端duan的de射she頻pin元yuan件jian帶dai來lai的de不bu利li影ying響xiang。輸shu入ru匹pi配pei電dian路lu由you10pF的隔直電容C1和在基極提供電流偏置的電感L1組成,因此避免了使用調諧元件對電路進行煩瑣的優化設計,以達到對輸入回波損耗和噪聲係數的平衡。

1. 5 噪聲係數的改善
所選器件在放大器正常工作頻率範圍內具有良好的噪聲性能,可與價格昂貴的PHEMT和GaAsMESFET器件相媲美。在2GHz左右,最小噪聲係數的偏置電流大約是5mA。然而,要得到+25dBm的OIP3,所需最小電流大約是8mA。考慮到偏置電流對噪聲係數的影響,在設計中必須對噪聲係數和三階交截點進行折衷考慮。另外,在發射極串接電感L3改善了放大器的線性度但同時也帶來噪聲性能的惡化,其惡化程度如圖5所示。因此,設計中也要對串接電感L3進行優化,以平衡放大器的三階交截點和噪聲係數。

1. 6 高三階交截點的設計
兩種技術可以實現OIP3 》 +25dBm的設計要求,即在發射極串接電感以及增加在B-E結的電荷儲量。
(1)發射極串接電感
在zai發fa射she極ji串chuan接jie電dian感gan,可ke以yi改gai善shan放fang大da器qi的de穩wen定ding度du和he線xian性xing度du,但dan同tong時shi也ye影ying響xiang器qi件jian的de輸shu入ru輸shu出chu匹pi配pei和he噪zao聲sheng匹pi配pei。考kao慮lv到dao實shi際ji射she頻pin放fang大da器qi電dian路lu尺chi寸cun很hen小xiao,外wai接jie電dian抗kang元yuan件jian難nan於yu實shi現xian,因yin此ci設she計ji中zhong采cai用yong二er節jie並bing聯lian的de微wei帶dai線xian接jie地di(如圖6所示)作(zuo)為(wei)反(fan)饋(kui)元(yuan)件(jian)以(yi)等(deng)效(xiao)電(dian)路(lu)所(suo)需(xu)的(de)電(dian)感(gan)量(liang),從(cong)而(er)改(gai)善(shan)了(le)放(fang)大(da)器(qi)的(de)三(san)階(jie)交(jiao)截(jie)點(dian),當(dang)然(ran)這(zhe)樣(yang)也(ye)會(hui)減(jian)小(xiao)放(fang)大(da)器(qi)的(de)增(zeng)益(yi)以(yi)及(ji)引(yin)起(qi)噪(zao)聲(sheng)性(xing)能(neng)在(zai)一(yi)定(ding)程(cheng)度(du)上(shang)的(de)惡(e)化(hua)。優(you)化(hua)設(she)計(ji)表(biao)明(ming):為了使放大器的OIP3提高約4.5dBm,增益卻減小了約3.5dB.

(2)增加B-E結電荷儲存
在雙音測試中,輸入兩個等幅、頻率分別為f1和f2的正弦信號,差頻1MHz。因此,器件非線性二階互調產物f2 - f1以1MHz的速率調製B-E結和C-E結的電壓。而發射極電流是B-E結電壓的指數函數,即Ie≈Iese(qVBE/KT),所以低頻互調產物f2-f1出現在器件的終端將會以f2 - f1的速率改變晶體管的工作點,這樣反過來也影響了失真產物的電平。所以,如果在B-E結間增加一個相對大的電容,則可以旁路掉這個低頻產物f2-f1, 那麼B-E結的電壓波動將會減少,因而減少了三階互調產物。在圖2中, C3=0.1μF起到了旁路低頻互調產物f2-f1的作用。同理, C6= 0.1μF也是用於旁路低頻互調產物f2-f1的,但效果不如在基極改善明顯。

設計中采用集總電感進行基極偏置並把直流偏置網絡與射頻信號分開,而不用高阻抗微帶線實現,這樣在低頻端晶體管B-E結電荷儲存與終端之間獲得低阻抗,使偏置回路與射頻回路取得更好的分隔效果。電感L1=15nH在幾十兆赫茲頻段產生的阻抗可忽略,但在1950 MHz卻能獲得足夠大阻抗,使LNA在正常工作頻率範圍內把晶體管基極與偏置網絡分開。
2 印刷電路板的電磁仿真
通過上一節對放大器的分析和優化設計,將最終得到的電路製作在FR4(εr=4.5, h=0.8 mm)基片上。

考慮到實際製作的PCB可能與原理設計的情況不完全一致,因此為了進一步了解電路性能,也為了更好地調試實際電路,有必要對放大器PCB進行電磁仿真。Designer工具中的電磁仿真模塊可以實現對電路PCB的電磁仿真。首先,在AutoCAD繪圖工具中創建LNA的Layout印刷電路布線圖。考慮到DC偏置網絡和射頻扼流電感已將偏置電路與射頻信號較好地分隔開,實際操作時將針對放大器的AC等效電路進行電磁建模,如圖10所示;其次,是定義介質基片材料的各種特性參數(必須與電路仿真原理圖中定義的基片材料一致) ;接著是從AutoCAD繪圖工具中導入放大器的PCB電磁仿真模型;然後定義輸入輸出端口激勵和器件的S參數模型;在這些工作完成之後,就可以對上述模型進行仿真設置並運行仿真;最後是對結果進行分析和處理。

3 結 語
選用性能優良的SiGe NPN BJT器件,利用仿真工具設計並實現了低成本、低功耗和高線性的單級LNA。測試結果:放大器輸出三階交調點+ 25 dBm、噪聲係數1.0dB、輸出1dB壓縮點+ 5.5dBm和增益14.5dB以及輸入輸出回波損耗均優於10 dB。因此,達到了設計指標要求。
免責聲明:本文為轉載文章,轉載此文目的在於傳遞更多信息,版權歸原作者所有。本文所用視頻、圖片、文字如涉及作品版權問題,請電話或者郵箱聯係小編進行侵刪。
特別推薦
- 噪聲中提取真值!瑞盟科技推出MSA2240電流檢測芯片賦能多元高端測量場景
- 10MHz高頻運行!氮矽科技發布集成驅動GaN芯片,助力電源能效再攀新高
- 失真度僅0.002%!力芯微推出超低內阻、超低失真4PST模擬開關
- 一“芯”雙電!聖邦微電子發布雙輸出電源芯片,簡化AFE與音頻設計
- 一機適配萬端:金升陽推出1200W可編程電源,賦能高端裝備製造
技術文章更多>>
- 貿澤EIT係列新一期,探索AI如何重塑日常科技與用戶體驗
- 算力爆發遇上電源革新,大聯大世平集團攜手晶豐明源線上研討會解鎖應用落地
- 創新不止,創芯不已:第六屆ICDIA創芯展8月南京盛大啟幕!
- AI時代,為什麼存儲基礎設施的可靠性決定數據中心的經濟效益
- 矽典微ONELAB開發係列:為毫米波算法開發者打造的全棧工具鏈
技術白皮書下載更多>>
- 車規與基於V2X的車輛協同主動避撞技術展望
- 數字隔離助力新能源汽車安全隔離的新挑戰
- 汽車模塊拋負載的解決方案
- 車用連接器的安全創新應用
- Melexis Actuators Business Unit
- Position / Current Sensors - Triaxis Hall
熱門搜索
Future
GFIVE
GPS
GPU
Harting
HDMI
HDMI連接器
HD監控
HID燈
I/O處理器
IC
IC插座
IDT
IGBT
in-cell
Intersil
IP監控
iWatt
Keithley
Kemet
Knowles
Lattice
LCD
LCD模組
LCR測試儀
lc振蕩器
Lecroy
LED
LED保護元件
LED背光




