Cadence推電學感知設計Virtuoso版圖套件,大幅加快IC設計
發布時間:2013-07-16 責任編輯:Cynthiali
【導讀】Cadence 日前宣布推出可支持電學感知設計(EAD)的版圖套件,(EAD)zaibantuhuizhiguochengzhongkeshixianshishijishengcanshutiqu,congerweigongchengshimenjieshengcongshutiandaoshuzhoubudengdeshejishijian。xinchanpinhefangfaxuejianshaolejinxingduocishejifanfuhe“過度設計”的需要,從而提高了性能,減小了麵積。
全球電子設計創新領先企業Cadence設計係統公司今天宣布推出用於實現電學感知設計的Virtuoso®版圖套件,它是一種開創性的定製設計方法,能提高設計團隊的設計生產力和定製ICdedianluxingneng。zheshiyizhongdutedezaishejizhongshixiandianxueyanzhenggongneng,rangshejituanduizaichuangjianbantushijikejiankongdianxuewenti,erbuyongdengdaobantuwanchengcainengyanzhengqishifoumanzuzuichushejiyitu。Virtuoso版圖套件EAD功能在為工程師們縮短多達30%的電路設計周期的同時,還可優化芯片尺寸和性能。
采用這種創新的全新技術,工程師們能實時地從電學方麵分析、模擬和驗證互連線決定,從而在電學上建立時便正確的版圖。這種實時的可見性讓工程師們減少了保守的設計行為——或者“過度設計”——這些行為對芯片性能和麵積有負麵影響。
Virtuoso版圖套件EAD可提供:
- 從運行於Virtuoso模擬設計環境的仿真中捕獲電流和電壓,並將這些電學信息傳送給版圖環境的能力。
- 讓電路設計師能設置電學約束條件(例如匹配的電容和電阻)、並允許版圖工程師實時觀察這些約束條件是否得到滿足的管理功能。
- 一個在版圖被創建時即可對它進行快速評估、並提供設計中電學視圖來進行實時分析和優化的、內置的互連線寄生參數提取引擎。
- 電遷移(EM)分析,在畫版圖時如果產生任何電遷移問題即提醒版圖工程師注意。
- 部分版圖再仿真,有助於防止錯誤被深藏於密布的版圖,從而盡可能減少重新設計,減少“過度設計”的需要。
- 電路設計師與版圖設計工程師之間更高程度的協作,以實現電學上從建立起即正確的版圖,而不管設計團隊成員身在何處。
“Virtuoso版圖套件EADbiaomingwomenzaizidonghuadingzhishejifangmianqianjinleyidabu,tongguoduidianxuewentigenggaodeshishikejiandu,rangbantugongchengshiyudianlugongchengshizhijiannengjinxinggenggaoxiaodexiezuo,”Cadence主管矽實現部門研發的公司高級副總裁Tom Beckley表示。“EAD凸顯了我們對發展Virtuoso平台的重視,確保它能滿足無數依靠它來處理複雜設計難題的工程師們的需要。”
特別推薦
- 噪聲中提取真值!瑞盟科技推出MSA2240電流檢測芯片賦能多元高端測量場景
- 10MHz高頻運行!氮矽科技發布集成驅動GaN芯片,助力電源能效再攀新高
- 失真度僅0.002%!力芯微推出超低內阻、超低失真4PST模擬開關
- 一“芯”雙電!聖邦微電子發布雙輸出電源芯片,簡化AFE與音頻設計
- 一機適配萬端:金升陽推出1200W可編程電源,賦能高端裝備製造
技術文章更多>>
- 一秒檢測,成本降至萬分之一,光引科技把幾十萬的台式光譜儀“搬”到了手腕上
- AI服務器電源機櫃Power Rack HVDC MW級測試方案
- 突破工藝邊界,奎芯科技LPDDR5X IP矽驗證通過,速率達9600Mbps
- 通過直接、準確、自動測量超低範圍的氯殘留來推動反滲透膜保護
- 從技術研發到規模量產:恩智浦第三代成像雷達平台,賦能下一代自動駕駛!
技術白皮書下載更多>>
- 車規與基於V2X的車輛協同主動避撞技術展望
- 數字隔離助力新能源汽車安全隔離的新挑戰
- 汽車模塊拋負載的解決方案
- 車用連接器的安全創新應用
- Melexis Actuators Business Unit
- Position / Current Sensors - Triaxis Hall
熱門搜索





