運算放大器的低功耗設計
發布時間:2023-04-04 責任編輯:lina
【導讀】近(jin)年(nian)來(lai),電(dian)池(chi)供(gong)電(dian)電(dian)子(zi)產(chan)品(pin)的(de)普(pu)及(ji)使(shi)功(gong)耗(hao)成(cheng)為(wei)模(mo)擬(ni)電(dian)路(lu)設(she)計(ji)人(ren)員(yuan)越(yue)來(lai)越(yue)重(zhong)視(shi)的(de)問(wen)題(ti)。本(ben)文(wen)中(zhong)將(jiang)介(jie)紹(shao)如(ru)何(he)使(shi)用(yong)低(di)功(gong)耗(hao)運(yun)算(suan)放(fang)大(da)器(qi)進(jin)行(xing)係(xi)統(tong)設(she)計(ji),同(tong)時(shi)也(ye)會(hui)涉(she)及(ji)具(ju)有(you)低(di)電(dian)源(yuan)電(dian)壓(ya)能(neng)力(li)的(de)低(di)功(gong)耗(hao)運(yun)算(suan)放(fang)大(da)器(qi)及(ji)其(qi)應(ying)用(yong),並(bing)討(tao)論(lun)如(ru)何(he)正(zheng)確(que)理(li)解(jie)運(yun)算(suan)放(fang)大(da)器(qi)規(gui)格(ge)書(shu)中(zhong)的(de)規(gui)格(ge)參(can)數(shu),綜(zong)合(he)考(kao)慮(lv)電(dian)路(lu)設(she)計(ji)上(shang)的(de)節(jie)能(neng)技(ji)術(shu),實(shi)現(xian)更(geng)高(gao)效(xiao)的(de)器(qi)件(jian)選(xuan)型(xing)。
引言
近(jin)年(nian)來(lai),電(dian)池(chi)供(gong)電(dian)電(dian)子(zi)產(chan)品(pin)的(de)普(pu)及(ji)使(shi)功(gong)耗(hao)成(cheng)為(wei)模(mo)擬(ni)電(dian)路(lu)設(she)計(ji)人(ren)員(yuan)越(yue)來(lai)越(yue)重(zhong)視(shi)的(de)問(wen)題(ti)。本(ben)文(wen)中(zhong)將(jiang)介(jie)紹(shao)如(ru)何(he)使(shi)用(yong)低(di)功(gong)耗(hao)運(yun)算(suan)放(fang)大(da)器(qi)進(jin)行(xing)係(xi)統(tong)設(she)計(ji),同(tong)時(shi)也(ye)會(hui)涉(she)及(ji)具(ju)有(you)低(di)電(dian)源(yuan)電(dian)壓(ya)能(neng)力(li)的(de)低(di)功(gong)耗(hao)運(yun)算(suan)放(fang)大(da)器(qi)及(ji)其(qi)應(ying)用(yong),並(bing)討(tao)論(lun)如(ru)何(he)正(zheng)確(que)理(li)解(jie)運(yun)算(suan)放(fang)大(da)器(qi)規(gui)格(ge)書(shu)中(zhong)的(de)規(gui)格(ge)參(can)數(shu),綜(zong)合(he)考(kao)慮(lv)電(dian)路(lu)設(she)計(ji)上(shang)的(de)節(jie)能(neng)技(ji)術(shu),實(shi)現(xian)更(geng)高(gao)效(xiao)的(de)器(qi)件(jian)選(xuan)型(xing)。
了解運算放大器電路中的功耗
首先,我們會討論具有低靜態電流 (IQ) 的放大器以及增加反饋網絡電阻值與功耗的關係。
讓我們首先考慮一個可能需要關注功率的示例電路:電池供電的傳感器在 1kHz 時生成 50mV 幅度和50mV偏移的模擬正弦信號。信號需要放大到0V至3V 的範圍以進行信號調節(圖 1),同時要盡可能節省電池電量,這將需要增益為 30V/V的同相放大器配置, 如圖 2 所示。那麼,我們應該如何來優化該電路的功耗呢?

圖 1 : 示例電路中的輸入及輸出信號(圖片來源: Texas Instruments)

圖 2:傳感器放大電路(圖片來源: Texas Instruments)
運算放大器電路的功耗由多種因素組成,分別是靜態功率、運算放大器輸出功率和負載功率。靜態功率 (或簡稱PQuiescent) 是保持放大器開啟所需的功率,數據表中一般以 IQ(靜態電流)表示,例如下圖中Texas Instruments OPA391規格書中的顯示。

圖3:TI OPA391運放的靜態電流 (圖片來源: Texas Instruments)
輸出功率 ( POutput )是運算放大器輸出級驅動負載時消耗的功率。最後,負載功率 ( PLoad )是負載本身消耗的功率。
在本例中,我們有一個單電源運算放大器,其正弦輸出信號具有直流電壓偏移。因此,我們將使用以下等式來計算總平均功率 (Ptotal avg) 。電源電壓由V+表示, Voff是輸出信號的直流偏移,Vamp是輸出信號的幅度,RLoad是運算放大器的總負載電阻。需要留意的,平均總功率與IQ直接相關成正比,而與RLoad成反比。

選擇具有合適 IQ 的元器件
由於從以上公式5和6中有多個可變項,在選料時最好隻考慮一項。選擇具有低IQ的放大器是降低整體功耗的最直接策略。當然,在這個過程中有一些權衡。例如,具有較低IQ的設備通常具有較低的帶寬、較大的噪聲並且可能更難以穩定。
由於不同類型的運算放大器的 IQ 可能存在倍數級的差異,因此花時間選擇合適的放大器是值得的。以下引用TI TLV9042、OPA2333、OPA391和TLV8802作比較。單純從數字上的分析,對於需要最大功率效率的應用,TLV8802 將是一個很好的選擇。

表1 : 各類低功耗運算放大器比較表
降低負載網絡的電阻值
現在繼續考慮公式 5 和 6 中的其餘項。 Vamp項相互抵消,對Ptotal,avg和Voff沒有影響,通常由應用中預先確定。換句話說,係統無法使用Voff來降低功耗。類似地,V+軌電壓通常由電路中可用的電源電壓設置。另外,RLoad也是由應用預先確定的。但是,RLoad是包括任何負載輸出的組件,而不僅是負載電阻器RL。在圖 1 所示電路的情況下,RLoad將包括RL和反饋組件R1和R2。因此,RLoad將由等式7和8定義如下。

通過增加反饋電阻的值,係統中放大器的輸出功率亦相應降低。當Poutput支配PQuiescent時,此技術特別有效,但也有其局限性。如果反饋電阻變得明顯大於RL,則RL將主導RLoad,從而使功耗停止下降。大反饋電阻器還會與放大器的輸入電容相互作用,使電路不穩定並產生明顯的噪聲。
為了最大限度地減少這些組件的噪聲產生,最好將在每個運算放大器輸入端(見下圖4)kandaodedengxiaodianzuderezaoshengyufangdaqidedianyazaoshengpinpumidujinxingbijiao。jingyanfazeshiquebaofangdaqideshurudianyazaoshengmiduguigezhishaoshicongfangdaqidemeigeshuruduanguanchadaodedengxiaodianzudedianyazaoshengdesanbei。

圖4:電阻器熱噪聲(圖片來源: Texas Instruments)
現實世界中的例子
使用這些低功耗設計技術,讓我們回到最初的問題:在1kHz下生成0到100mV模擬信號的電池供電傳感器需要30V/V的信號放大率。下圖5比較了兩種設計。左側的設計使用典型的3.3V電源、尺寸不考慮節能的電阻器和 TLV9002通用運算放大器。右側的設計使用更大的電阻值和更低功耗的TLV9042運算放大器。請注意,當TLV9042反相輸入端等效電阻約為9.667kΩ時,噪聲頻譜密度是少於放大器的寬帶噪聲的三分之一,以確保運算放大器的噪聲在電阻器產生的任何噪聲中占主導地位。

圖5:典型設計與細微的設計(圖片來源: Texas Instruments)
使用圖5中的值、設計規範和兩款運算放大器的規格,可以利用公式6分別得出TLV9002設計和TLV9042設計的Ptotal,avg。結果分別顯示於公式 9 和 10 。

從以上結果得出,TLV9002設計的功耗是TLV9042設計的四倍多。這是較高放大器IQ的結果,亦顯示利用高IQ的de運yun算suan放fang大da器qi,就jiu算suan嚐chang試shi使shi用yong低di反fan饋kui電dian阻zu值zhi的de情qing況kuang下xia,亦yi不bu會hui有you顯xian著zhu的de功gong耗hao節jie省sheng。以yi上shang例li子zi我wo們men有you兩liang個ge技ji巧qiao,就jiu是shi增zeng加jia電dian阻zu值zhi和he選xuan擇ze具ju有you較jiao低di靜jing態tai電dian流liu的de運yun算suan放fang大da器qi。這zhe兩liang種zhong策ce略lve在zai大da多duo數shu運yun算suan放fang大da器qi應ying用yong中zhong都dou可ke用yong。
使用低電壓軌省電
再重溫公式 1 和 6 定義具有正弦信號和直流偏移電壓的單電源運算放大器電路的平均功耗:

另外,從公式6中的V+是代表線路的電源軌 (V+),它是直接與功耗成正比,所以將電源軌 (V+)設置為電路中最低可用的電源電壓,這也是一個降低功耗的方法。許多運算放大器的最低電源電壓範圍為2.7V或3.3V。之所以有此限製的原因,與將內部晶體管維持在所需工作範圍內所需的最低電壓有關。一些運算放大器設計用於低至1.8V甚至更低的電壓。例如,TLV9042通用運算放大器可以在1.2V電壓軌下工作。
電池供電的應用
當今的傳感器和智能設備大部份是由電池供電,電池的端電壓在放電時會從其標稱額定電壓降低。例如,一節堿性AA電池的標稱電壓為1.5V。第一次空載測量時,實際端電壓可能接近1.6V。隨著電池放電,該端電壓會下降到1.2V甚至更遠。
使用能夠在低至1.2V 的電壓下工作的運算放大器而不是更高電壓的運算放大器進行設計,可提供以下優勢:
1. 運算放大器電路將繼續工作更長時間,即使電池接近其充電周期的終點並且其端電壓下降。
2. 運算放大器電路可以使用一個1.5V電池工作,而不需要兩個電池來形成3V電源軌。
要了解為什麼較低電壓的運算放大器可以從電池中獲得更長的壽命,請考慮圖6中(zhong)所(suo)示(shi)的(de)電(dian)池(chi)放(fang)電(dian)圖(tu)。電(dian)池(chi)通(tong)常(chang)具(ju)有(you)類(lei)似(si)於(yu)此(ci)曲(qu)線(xian)的(de)放(fang)電(dian)周(zhou)期(qi)。電(dian)池(chi)的(de)端(duan)電(dian)壓(ya)將(jiang)開(kai)始(shi)接(jie)近(jin)其(qi)標(biao)稱(cheng)額(e)定(ding)值(zhi)。隨(sui)著(zhe)電(dian)池(chi)隨(sui)時(shi)間(jian)放(fang)電(dian),端(duan)電(dian)壓(ya)會(hui)逐(zhu)漸(jian)降(jiang)低(di)。一(yi)旦(dan)電(dian)池(chi)接(jie)近(jin)充(chong)電(dian)結(jie)束(shu),電(dian)池(chi)的(de)端(duan)電(dian)壓(ya)將(jiang)迅(xun)速(su)下(xia)降(jiang)。如(ru)果(guo)運(yun)算(suan)放(fang)大(da)器(qi)電(dian)路(lu)僅(jin)設(she)計(ji)為(wei)在(zai)接(jie)近(jin)電(dian)池(chi)標(biao)稱(cheng)電(dian)壓(ya)的(de)電(dian)壓(ya)下(xia)工(gong)作(zuo),例(li)如(ru) V1,則電路的工作時間t1將很短。然而,使用能夠在稍低電壓下工作的運算放大器,例如V2,可顯著延長電池的工作壽命t2。

圖6:單節電池的典型放電曲線(圖片來源: Texas Instruments)
雖然這種影響會因電池類型、電池負載和其他因素而異,不過很明顯,擁有低運作電源的運算放大器比有較長的運作時間。
低電壓數字邏輯電平
對數字和模擬電路使用低電壓軌的應用也可以利用具有低電源電壓能力的低功耗運算放大器。數字邏輯具有從5V到1.8V及以下的標準電壓電平(圖 7)。與運算放大器電路一樣,數字邏輯在較低電壓下變得更加節能。因此,較低的數字邏輯電平通常更可取。
為了簡化設計過程,您可以選擇為您的模擬和數字電路使用相同的電源電壓電平。在這種情況下,具有1.8V能力的運算放大器(例如高精度、寬帶寬OPA391或成本優化的TLV9001)可以證明是有其優勢的。但需要留意的是,如果要求設計能應用於1.2V數字軌,線路係統中必須確保清除任何可能從數字電路泄漏到模擬設備電源引腳的噪聲。

圖 7:標準邏輯電平 (圖片來源: Texas Instruments)
Digi-Key官網的運放參數篩選工具
在工程師為係統設計低功耗的運算放大器時,Digi-Key 官網的參數篩選工具可以協助工程師進行選料,例如:「 電流 - 供電」,可以讓工程師了解運算放大器需電流;「電壓 - 供電,單/雙 (±)」,即如文章中所描述的低電源軌要求,在這裏,工程師能夠對電源軌一目了然,心中有數,進而快速完成選型。

圖8:Digi-Key 官網運算放大器參數篩選工具
總結
在(zai)本(ben)文(wen)中(zhong),我(wo)們(men)介(jie)紹(shao)了(le)如(ru)何(he)利(li)用(yong)運(yun)算(suan)放(fang)大(da)器(qi)的(de)參(can)數(shu)規(gui)格(ge)快(kuai)速(su)找(zhao)出(chu)能(neng)提(ti)供(gong)低(di)功(gong)耗(hao)特(te)性(xing)的(de)運(yun)算(suan)放(fang)大(da)器(qi),這(zhe)些(xie)方(fang)法(fa)包(bao)括(kuo)在(zai)頻(pin)寬(kuan)容(rong)許(xu)下(xia),選(xuan)擇(ze)低(di)靜(jing)態(tai)電(dian)流(liu)的(de)運(yun)算(suan)放(fang)大(da)器(qi),以(yi)及(ji)在(zai)反(fan)饋(kui)電(dian)路(lu)中(zhong)選(xuan)擇(ze)較(jiao)大(da)數(shu)值(zhi)的(de)電(dian)阻(zu)器(qi)。選(xuan)擇(ze)使(shi)用(yong)低(di)電(dian)壓(ya)軌(gui)及(ji)低(di)電(dian)壓(ya)數(shu)字(zi)邏(luo)輯(ji)電(dian)平(ping),也(ye)是(shi)確(que)保(bao)運(yun)算(suan)放(fang)大(da)器(qi)低(di)功(gong)率(lv)時(shi)可(ke)以(yi)考(kao)慮(lv)的(de)另(ling)外(wai)兩(liang)個(ge)因(yin)素(su)。
(作者:Kevin Chow)
免責聲明:本文為轉載文章,轉載此文目的在於傳遞更多信息,版權歸原作者所有。本文所用視頻、圖片、文字如涉及作品版權問題,請聯係小編進行處理。
推薦閱讀:
- 噪聲中提取真值!瑞盟科技推出MSA2240電流檢測芯片賦能多元高端測量場景
- 10MHz高頻運行!氮矽科技發布集成驅動GaN芯片,助力電源能效再攀新高
- 失真度僅0.002%!力芯微推出超低內阻、超低失真4PST模擬開關
- 一“芯”雙電!聖邦微電子發布雙輸出電源芯片,簡化AFE與音頻設計
- 一機適配萬端:金升陽推出1200W可編程電源,賦能高端裝備製造
- 貿澤EIT係列新一期,探索AI如何重塑日常科技與用戶體驗
- 算力爆發遇上電源革新,大聯大世平集團攜手晶豐明源線上研討會解鎖應用落地
- 創新不止,創芯不已:第六屆ICDIA創芯展8月南京盛大啟幕!
- AI時代,為什麼存儲基礎設施的可靠性決定數據中心的經濟效益
- 築基AI4S:摩爾線程全功能GPU加速中國生命科學自主生態
- 車規與基於V2X的車輛協同主動避撞技術展望
- 數字隔離助力新能源汽車安全隔離的新挑戰
- 汽車模塊拋負載的解決方案
- 車用連接器的安全創新應用
- Melexis Actuators Business Unit
- Position / Current Sensors - Triaxis Hall


