現場應用首席工程師給你講解:”信號完整性“
發布時間:2020-09-14 來源:安森美半導體現場應用工程首席工程師 Majid Dadafshar 責任編輯:wenwei
【導讀】信(xin)號(hao)完(wan)整(zheng)性(xing)是(shi)許(xu)多(duo)設(she)計(ji)人(ren)員(yuan)在(zai)高(gao)速(su)數(shu)字(zi)電(dian)路(lu)設(she)計(ji)中(zhong)涉(she)及(ji)的(de)主(zhu)要(yao)主(zhu)題(ti)之(zhi)一(yi)。信(xin)號(hao)完(wan)整(zheng)性(xing)涉(she)及(ji)數(shu)字(zi)信(xin)號(hao)波(bo)形(xing)的(de)質(zhi)量(liang)下(xia)降(jiang)和(he)時(shi)序(xu)誤(wu)差(cha),因(yin)為(wei)信(xin)號(hao)從(cong)發(fa)射(she)器(qi)傳(chuan)輸(shu)到(dao)接(jie)收(shou)器(qi)會(hui)通(tong)過(guo)封(feng)裝(zhuang)結(jie)構(gou)、PCB走線、通孔、柔性電纜和連接器等互連路徑。
當今的高速總線設計如LpDDR4x、USB 3.2 Gen1/2 (5Gbps/10Gbps)、USB3.2x2 (2x10Gbps)、PCIe和即將到來的USB4.0 (2x20Gbps) 在高頻數據從發送器流向接收器時會發生信號衰減。本文將概述高速數據速率係統的信號完整性基礎知識和集膚效應、阻抗匹配、特性阻抗、反射等關鍵問題。
導讀
隨著矽節點采用10nm、7nm甚至5nm工gong藝yi,這zhe可ke以yi在zai給gei定ding的de芯xin片pian尺chi寸cun下xia實shi現xian高gao集ji成cheng度du並bing增zeng加jia功gong能neng。在zai移yi動dong應ying用yong中zhong,趨qu勢shi是shi更geng高gao的de頻pin率lv和he更geng高gao的de數shu據ju速su率lv,並bing降jiang低di工gong作zuo核he心xin電dian壓ya如ru0.9v、0.8V、.56V甚至更低以優化功耗。
在較低的工作電壓下以較高的頻率工作會使閾值電平或給定位數據的數據有效窗口變小,從而影響走線和電源層分配功率以及“眼圖”的閉合度。
由you較jiao高gao頻pin率lv和he較jiao低di工gong作zuo電dian壓ya引yin起qi的de閉bi眼yan,增zeng加jia了le數shu據ju傳chuan輸shu誤wu差cha的de機ji會hui,因yin而er增zeng加jia了le誤wu碼ma率lv,這zhe就jiu需xu要yao重zhong新xin傳chuan輸shu數shu據ju流liu。重zhong傳chuan會hui導dao致zhi處chu理li器qi在zai較jiao長chang時shi間jian處chu於yu有you源yuan模mo式shi以yi重zhong傳chuan數shu據ju流liu,這zhe會hui導dao致zhi移yi動dong應ying用yong更geng高gao的de功gong耗hao並bing減jian少shao使shi用yong日ri (DOU)。

圖1. 頻率和較低電壓對眼圖張開的影響
在給定的高頻設計中增加其他設計挑戰如信號衰減、反射、阻抗匹配,抖動等時,很明顯,信號損耗使接收器難以正確譯出信息,從而增加了誤差的機會。
數據流中的時鍾采樣
在接收器處,數據是在參考時鍾的邊緣處采樣的。眼圖張開越大,就越容易將采樣CLK設置在給定位的中間以采樣數據。任何幅值衰減、反射或任何抖動,都將使眼圖更閉合並使數據有效窗口和有效位時間變得更窄,從而導致接收端出現誤差。

圖2. CLK采樣
現在,讓我們檢查何時需要將通道或互連視為傳輸線,並查看在智能手機或平板電腦等係統中傳輸損耗的一些主要原因。
高頻和傳輸線
低頻設計是指波長遠大於線長度且PCB走線和互連的電阻與頻率無關,因此傳輸線的影響可以忽略不計。
高頻設計是指波長遠小於線長度且走線的所有物理特性和互連尺寸都需要控製,以便具有一係列電氣特性的傳輸線可用於給定應用。

我們將互連視為傳輸線的時候是在最高頻率下工作時,走線長度可能超過該頻率波長的1/10。
此時,我們需要使用集總元件對走線建模,並考慮所有頻率相關元件,包括寄生電容和電感及其對信號衰減的影響。
另一種確定在什麼頻率下將互連線視為傳輸線的方法是考慮信號的上升時間 (tr)。
在大多數納米工藝節點中,高數據速率信號具有急劇的上升/下降時間,這要求將通道或任何互連視為傳輸線。當這些信號通過信道傳播時,其帶寬和傳輸受給定的信號上升時間控製。

傳輸速度
電信號是電磁波,其傳輸速度取決於其周圍材料的介電常數。傳輸速度的公式是

圖3. 傳輸線上的波速
自由空間(介電常數為1)無損傳輸的波速約為3 x 108 m/s,不同於介電常數為4的傳輸線的波速,後者導致波速降低一半或1.5 x 108 m/s。
在自由空間對比在PCB傳輸的波速差異將導致稱為傳播延遲 (Td) 的時間延遲,Td取決於傳播的媒介和信號必須傳播的距離。
Td(傳播延遲)=傳播距離/Vp(傳輸速度)
現在,當一個信號 (CLK) 在外層傳播而另一信號 (Data) 在內層傳播時,若我們在一側具有自由空間而在另一側具有介電常數時,情況會怎樣呢?
在(zai)許(xu)多(duo)設(she)計(ji)中(zhong),高(gao)頻(pin)信(xin)號(hao)必(bi)須(xu)以(yi)互(hu)連(lian)電(dian)纜(lan)或(huo)撓(nao)性(xing)電(dian)纜(lan)作(zuo)為(wei)傳(chuan)輸(shu)路(lu)徑(jing)的(de)一(yi)部(bu)分(fen),這(zhe)會(hui)對(dui)幅(fu)值(zhi)和(he)時(shi)序(xu)波(bo)形(xing)產(chan)生(sheng)延(yan)遲(chi)和(he)偏(pian)差(cha)。由(you)於(yu)信(xin)號(hao)速(su)度(du)降(jiang)低(di)、串擾或介電材料吸收的任何能量而導致的時序偏差或任何其他損耗都會同時產生稱為抖動的時序和幅值偏差。

圖4. 抖動
在這裏,設計人員必須匹配一係列信號之間的飛行時間。由於內層的DATA信號將傳播得較慢,因此我們必須減小DATA信號的長度以匹配CLK信號的飛行時間。
集膚效應
如果我們查看稱為C1的給定導體的一部分並通過它發送電流I(t),根據安培定律,將會產生與通過導體的電流成比例的磁通量。
如果我們僅考慮一個導體,附近沒有其他導體,那麼通量線 (B1) 將在導體C1中沿與磁場B1相反的方向產生循環渦流。

圖5. 趨附效應引起的電流重新分布
隨著頻率增加,集膚效應將電流限製在導體厚度的較小部分,從而增加了有效電阻和相應的損耗。


圖6. 由於頻率和走線路徑造成的信號損失
傳輸線和特征阻抗Zo
傳輸線上的電壓和電流一起傳播,並且是位置 (x) 和時間 (t) 的函數。傳輸線的特征阻抗 (Zo) 是與頻率相關的電阻,是傳輸的電壓波與傳輸的電流波之比


圖7. 傳輸線中的電壓和電流
當電壓V (x,t) 和電流I (x,t) 一起傳播並達到端接阻抗時,歐姆定律要求V (x,t) /I (x,t) 等於端接阻抗 (ZL)。

圖8. 匹配Zo和ZL
當高頻信號通過PCB中的路徑,通過或改變其從一層到另一層的路徑時,阻抗將發生變化。
觀察給定的PCB,我們可以看到有很多層、走線、通孔、連接,阻抗在任何給定點處都在變化,且自電容、互電容、自電感和互電感會產生寄生效應。

圖9. PCB層和阻抗變化
現在,讓我們引入一些集總元件,如寄生電感、電容、交流集膚電阻、直流電阻,它們存在於任何係統中。
可以看出,例如寄生電容 (Cdx) 如何改變電流分布,從而導致傳輸線的特征阻抗發生變化,並使Zo(傳輸電壓與傳輸電流之比)發生變化。

圖10. 含集總元件的傳輸線
隨著集膚效應降低傳入信號的幅值,寄生電感兩端的電壓會降低負載兩端電壓的上升和下降時間,從而影響信號質量和使信號衰減。

圖11. 寄生效應對Zo和信號完整性的影響
電壓反射係數
當高頻信號通過不同的路徑、通孔或改變其從一層到另一層的路徑時,阻抗將發生變化。控製這些寄生信號並正確端接傳輸線,我們可以以最小的失真傳輸信號。
當終端阻抗 (ZL) 不等於線路的特征阻抗 (Zo) 時,必須有一對反射電壓和電流波,並且該反射信號將覆蓋在源信號上,導致失真。

請注意,當負載終端 (ZL) 等於傳輸線的特征阻抗 (Zo) 時,電壓反射係數等於零。這表明所有入射波都被匹配的負載終端吸收。
當電壓波和電流波一起傳播並達到端接阻抗時,總入射波加上V/I的任何反射波必須等於端接阻抗 (ZL)。

圖12. 入射波和反射波
阻抗不匹配和反射
考慮一條50歐姆的傳輸線,端接150歐姆的端接電阻或一個過阻尼電路。為簡單起見,我們將電池的阻抗設置為0,這會將反射波強製返回負載。此外,設置波傳播給定長度的時間延遲(td=距離/Vp)。現在,讓我們關閉開關 (s) ,看看負載發生了什麼。

圖13. 連續反射波序列
源和終端阻抗之間來回的連續反射波會導致信號覆蓋在源信號上,並在信號線上產生振鈴。

圖14. 反射引起的振鈴
在計算終端和源的反射係數時,我們可以得出到達終端的入射波量加上反射回源的反射波量。
圖14中具有較大電壓的過衝振鈴會給器件施加更多的輻射而使其過應力,並在相鄰走線之間產生更多的串擾。
另一方麵,由振鈴或瞬態響應期間電壓軌下降引起的下衝都將增加更高的誤碼率。
帶轉接驅動器和不帶轉接驅動器的係統
對於某些移動應用,如使用10Gbps數據速率的USB 3.1 Gen 2的移動應用,總損耗預算以dB為單位,包括所有互連通道損耗。損耗預算包括從矽到連接器的路徑中的任何損耗,如矽封裝、PCB走線、通孔、柔性、共模濾波器和連接器。
為了USB Type-C Gen 2係統保持好的信號質量而又不限製PCB的尺寸和設備的位置,轉接驅動器是最具性價比的方案。
考慮到像智能手機或平板電腦這樣的係統,可以將其視為高頻數字信號從APP處理器封裝和引腳、PCB走線、通孔、連接器、柔性電纜和USB連接器傳輸而來,這些高數據速率信號可能在通過1m電纜之前就衰減。

圖15. 典型信號路徑及信號衰減
當信號通過信道傳播時,信號的幅值會衰減,且取決於信道的長度,這種衰減可能足以導致在高數據速率下出現信號完整性問題。
zhuanjiequdongqizuoweixinhaotiaojieqijian,keyihuifuzaigeidingtongdaoshangyiyousunhaodexinhao,takeyizengqianghuifudexinhaodeshuchu,congeryunxugaixinhaochuanbogengchangdejulihekaiyanyijiangdiwumalv。

圖16. 使用轉接驅動器
具有可編程差分輸出電壓的轉接驅動器確保驅動強度與線路阻抗、zouxianchangdubaochiyizhi,bingjunhengxinhaohejiejuexinhaowanzhengxingwenti。qingjizhu,zengjiaqudongqidechafenshuchudianyajiangyouzhuyugaishanjieshouxinhao,dantongshiyehuizengjiazaoshenghedoudong。
總結
保持可接受的信號完整性,需要重視集膚效應、匹配的端接、反射、通孔、串擾、耦合及其對信號衰減的影響。
當走線的長度約為信號波長的1/10時,任何互連都應視為傳輸線。
影響信號完整性的因素,如信道損耗和由阻抗失配引起的信號反射,發生在數據從處理器通過PCB、通孔、柔性電纜或從PCB、通孔、柔性電纜到處理器的任何傳輸過程中。
在zai整zheng個ge信xin號hao路lu徑jing中zhong保bao持chi阻zu抗kang匹pi配pei對dui於yu接jie口kou至zhi關guan重zhong要yao,以yi防fang止zhi反fan射she並bing提ti供gong最zui大da的de功gong率lv傳chuan輸shu。任ren何he阻zu抗kang失shi配pei都dou會hui在zai線xian路lu上shang引yin起qi反fan射she,增zeng加jia抖dou動dong並bing可ke能neng損sun害hai信xin號hao質zhi量liang。
如果沒有轉接驅動器,將很難或幾乎不可能在數據速率>10Gbps通tong過guo係xi統tong電dian氣qi和he協xie議yi一yi致zhi性xing測ce試shi。在zai不bu使shi用yong轉zhuan接jie驅qu動dong器qi進jin行xing短duan通tong道dao和he長chang通tong道dao測ce試shi時shi,具ju有you較jiao高gao數shu據ju速su率lv的de給gei定ding信xin號hao的de總zong傳chuan輸shu通tong道dao距ju離li可ke能neng會hui受shou到dao限xian製zhi,並bing且qie不bu同tong設she備bei之zhi間jian的de互hu操cao作zuo性xing機ji會hui會hui降jiang低di。
推薦閱讀:
特別推薦
- 噪聲中提取真值!瑞盟科技推出MSA2240電流檢測芯片賦能多元高端測量場景
- 10MHz高頻運行!氮矽科技發布集成驅動GaN芯片,助力電源能效再攀新高
- 失真度僅0.002%!力芯微推出超低內阻、超低失真4PST模擬開關
- 一“芯”雙電!聖邦微電子發布雙輸出電源芯片,簡化AFE與音頻設計
- 一機適配萬端:金升陽推出1200W可編程電源,賦能高端裝備製造
技術文章更多>>
- 一秒檢測,成本降至萬分之一,光引科技把幾十萬的台式光譜儀“搬”到了手腕上
- AI服務器電源機櫃Power Rack HVDC MW級測試方案
- 突破工藝邊界,奎芯科技LPDDR5X IP矽驗證通過,速率達9600Mbps
- 通過直接、準確、自動測量超低範圍的氯殘留來推動反滲透膜保護
- 從技術研發到規模量產:恩智浦第三代成像雷達平台,賦能下一代自動駕駛!
技術白皮書下載更多>>
- 車規與基於V2X的車輛協同主動避撞技術展望
- 數字隔離助力新能源汽車安全隔離的新挑戰
- 汽車模塊拋負載的解決方案
- 車用連接器的安全創新應用
- Melexis Actuators Business Unit
- Position / Current Sensors - Triaxis Hall
熱門搜索




