如何通過具有內部數字濾波器的高速ADC簡化AFE濾波
發布時間:2021-06-17 來源:Thomas Neu,高速數據轉換器係統工程師 責任編輯:lina
【導讀】傳統的工業數據采集設計通常需要對模數轉換器 (ADC)之前的模擬前端 (AFE) 進行複雜的濾波處理。模擬濾波器的主要目的是衰減不需要的帶外信號,進而防止這類信號在所需的目標信號上發生混疊,因此,模擬濾波器又稱為抗混疊濾波器 (AAF)。混疊頻段中不需要的信號和噪聲可能源自驅動放大器、電源切換引入的雜散,甚至是意外的幹擾因素(幹擾器)。
簡介
傳統的工業數據采集設計通常需要對模數轉換器 (ADC)之前的模擬前端 (AFE) 進(jin)行(xing)複(fu)雜(za)的(de)濾(lv)波(bo)處(chu)理(li)。模(mo)擬(ni)濾(lv)波(bo)器(qi)的(de)主(zhu)要(yao)目(mu)的(de)是(shi)衰(shuai)減(jian)不(bu)需(xu)要(yao)的(de)帶(dai)外(wai)信(xin)號(hao),進(jin)而(er)防(fang)止(zhi)這(zhe)類(lei)信(xin)號(hao)在(zai)所(suo)需(xu)的(de)目(mu)標(biao)信(xin)號(hao)上(shang)發(fa)生(sheng)混(hun)疊(die),因(yin)此(ci),模(mo)擬(ni)濾(lv)波(bo)器(qi)又(you)稱(cheng)為(wei)抗(kang)混(hun)疊(die)濾(lv)波(bo)器(qi) (AAF)。混疊頻段中不需要的信號和噪聲可能源自驅動放大器、電源切換引入的雜散,甚至是意外的幹擾因素(幹擾器)。
混疊頻率大小直接取決於 ADC 采cai樣yang速su率lv,數shu據ju轉zhuan換huan器qi在zai給gei定ding瞬shun時shi帶dai寬kuan下xia的de工gong作zuo速su度du越yue快kuai,混hun疊die頻pin段duan距ju離li所suo需xu的de信xin號hao就jiu越yue遠yuan,越yue容rong易yi進jin行xing濾lv波bo處chu理li。根gen據ju這zhe一yi現xian象xiang,在zai精jing度du非fei常chang高gao的de係xi統tong中zhong,設she計ji人ren員yuan通tong常chang使shi用yong具ju有you高gao過guo采cai樣yang率lv和he抽chou取qu濾lv波bo器qi的de Σ-Δ ADC。在手機基站中,將 3GPP的射頻直采頻段從 1GHz 增至 6GHz,提高了每秒千兆取樣率 (GSPS) 數據轉換器的使用率。由於 3GPP 頻段的瞬時帶寬隻是此采樣率的一小部分,因此,使用過采樣GSPS 轉換器的全新架構也放鬆了對模擬射頻濾波器的要求。
使用逐次逼近寄存器 (SAR) ADC 的各種工業應用(例如,電能質量分析、聲納或采樣率在 1MSPS 到超過10MSPS 之間的工業雷達)也可以使用精密 Δ-Σ 和GSPS ADC。高速 SAR ADC 的全新 ADC35xx 和ADC36xx 係列具有一個集成式數字濾波器,因此工業應用可利用這一過采樣和抽取設計技術來降低對外部模擬濾波器的要求。
對於圖 1 所示的示例,假設直流輸入信號為200kHz,ADC 采樣率為 1MSPS。實現約 300kHz 的通帶和 40dB 左右的混疊抑製大概需要一個五階濾波器。
如將 ADC 采樣率從 1MSPS 增至 16MSPS,混疊頻段就會從 800kHz 推遠至 15.8MHz,所以將抗混疊濾波器替換為二階濾波器。此外,混疊頻段還會偏離此頻區(600kHz 至 2MHz),此頻區中通常包含由電源的開關穩壓器產生的雜散。

內部數字濾波器
下麵主要介紹了內部數字濾波器的三種作用。
1.衰減混疊頻段信號
在頻域中常用的數字抽取濾波器是數字低通濾波器。該濾波器包括三個不同的頻域:通帶、多過渡帶和混疊帶,如圖 2 所示。在本圖中,混疊帶中的任何信號都會在通帶上發生混疊,但會衰減 85dB 左右或以上。所有三個混疊帶都圍繞 FS/8、FS/4 和 3 FS/8進行鏡像。

2.降低輸出數據速率
下xia遊you處chu理li器qi可ke能neng很hen難nan處chu理li較jiao高gao的de過guo采cai樣yang率lv。而er且qie,在zai過guo采cai樣yang配pei置zhi中zhong,大da部bu分fen頻pin譜pu都dou隻zhi包bao含han不bu需xu要yao的de分fen量liang,傳chuan輸shu這zhe些xie分fen量liang會hui造zao成cheng不bu必bi要yao的de能neng量liang消xiao耗hao。數shu字zi濾lv波bo器qi會hui丟diu棄qi樣yang本ben並bing降jiang低di輸shu出chu數shu據ju速su率lv。
目標頻段不在低頻率範圍內時,數字混頻器會對信號進行降頻轉換,然後再進行低通濾波,從而更大程度地降低輸出速率。
3.提高 SNR
數據轉換器的信噪比 (SNR) 是通過對 ADC 整個奈奎斯特區域的底噪進行積分運算來計算的。理論上,每個數字抽取因子 2 都會使 ADC SNR 增加 3dB。實際上,在帶內噪聲成為主要噪聲前,ADC SNR 的增加幅度很接近3dB。
在之前的示例中,ADC 采樣率從 1MSPS 增至16MSPS。增加抽取因子為 16 的數字濾波器會將輸出速率降至 1MSPS,而將 ADC SNR 提高多達 12dB (4 ×3dB)。
噪聲頻譜密度 (NSD) 是數據轉換器噪聲性能的另一個量度。它將 SNR 和帶寬考慮在內,通常用於比較不同的數據轉換器。例如,SNR 為 82dB 的 16MSPS ADC的 NSD 為 –151dBFS/Hz [82dB + 10 × LOG(8MHz)]。在抽取因子達到 16 後,SNR 會增加 12dB(從
82dB 增至 94dB),而 NSD 會保持在 –151dBFS/Hz[94dB + 10 × LOG (0.5MHz)]。
了解抽取濾波器
以下多項權衡因素決定了數字濾波器的架構和濾波器抽頭的數量:可編程係數和固定係數、最大帶通紋波、最小阻帶衰減、yanchihegonghao。liru,lvboqigunjiangyuekuai,zudaishuaijianyueduo,jiuhuixuyaogengduodelvboqichoutou,congerdaozhijiaogaodegonghaohejiaochangdeyanchi。lvboqixishujuedinglvboqitigongditong、高通,還是帶通頻率響應。
將數字濾波器與高速數據轉換器集成時,ADC 設計人員通常使用有限衝激響應 (FIR) 半帶低通濾波器,因為這種濾波器的設計本質上非常節能。半帶意味著抽取因子為 2,其他每個係數均為 0,並且這些係數無需任何計算。非零係數關於脈衝響應中心對稱。

圖 3 顯示了常規 FIR 的實現方案。在具有 7 個抽頭/係數 (N = 7) 的半帶實現中,除了 h4 之外的所有偶數抽頭(h2、h6)都為 0,從而將 7 個乘法減少至 5 個。如果抽取因
子較高,會連接半帶濾波器。
理論上,低通、高通或帶通濾波器可以與 ADC 相集成,但是,低通濾波器是更實用的選擇,尤其是在添加複頻混頻器以構建數字調諧器時更是如此。
請注意,數字濾波器位於模數轉換之後。因此,數字濾波器無法防止接收器的幹擾導致 ADC 達到飽和狀態。但是,仍有必要使用外部濾波和可調節的增益來防止ADC 過載。
複頻抽取 - 數字調諧器

添加複頻混頻器 [對 I/Q 輸出使用 cos(ωt) 和 sin(ωt)]可將兩個數字低通濾波器轉換為可調節的數字帶通濾波器,如圖 4 所示。該混頻器將數控振蕩器 (NCO) 用作本振 (LO)。“I”路徑和“Q”路徑都相當於此頻域中的低通濾波器。正弦、餘弦之間的相位差消除了正/負頻率。數字混頻器會將正或負奈奎斯特區域中的任何頻率轉換為0Hz,從而實現功能強大的可調帶通濾波器,同時還替代了傳統的模擬混頻器。

圖 5 說明了數字調節過程。ADC 的奈奎斯特區域顯示0Hz 和 +FS/2 之間的輸入信號 (FIN)。該輸入信號 (–FIN) 的負頻率介於 0Hz 和 –FS/2 之間。輸入信號及其負頻率都與 NCO 頻率(在此示例中為 +FNCO)混合。在–FIN 旋轉至正奈奎斯特區域時,+FIN 旋轉至負奈奎斯特區域。此示例顯示了在 0Hz 下、抽取因子為 8 時帶通濾波器的響應,會傳遞與 NCO 頻率 (FOUT = –FIN + FNCO)混頻的 –FIN 頻率。
實際示例
zaishiyuyingyongzhong,shuziditonglvboqikeyiquchushuruxinhaoshangdegaopinzaosheng。duimaichongxingzhuangdeboxingjinxingcaiyangshi,ditonglvboqijiangyichujiaogaojiedexiebo,congerjiangdimaichongdebianyansulv。

綜上所述,在雷達等頻域應用中,集成式抽取濾波器可提供強大的功能。圖 6 進一步說明了分別在 FS = 65MSPS 下、使用複頻抽取因子 8 和NCO 頻率 5.5MHz 對輸入信號 FIN 進行采樣的結果。
結束語
為了減小印刷電路板的尺寸並降低物料清單成本,設計人員希望使用數字邏輯/知識產權 (IP)替換模擬電路。具有集成式數字濾波功能的高速SAR 數據轉換器(如 ADC35xx 和 ADC36xx 係列)非常適合各種各樣的工業應用。與 Δ-Σ 轉換器相似,得益於較高的過采樣率和集成式數字濾波功能,這些 ADC 也放寬了對模擬濾波器的限製。複頻混頻器還可以去除模擬混頻級,從而進一步簡化了模擬前端信號鏈。
免責聲明:本文為轉載文章,轉載此文目的在於傳遞更多信息,版權歸原作者所有。本文所用視頻、圖片、文字如涉及作品版權問題,請電話或者郵箱聯係小編進行侵刪。
特別推薦
- 噪聲中提取真值!瑞盟科技推出MSA2240電流檢測芯片賦能多元高端測量場景
- 10MHz高頻運行!氮矽科技發布集成驅動GaN芯片,助力電源能效再攀新高
- 失真度僅0.002%!力芯微推出超低內阻、超低失真4PST模擬開關
- 一“芯”雙電!聖邦微電子發布雙輸出電源芯片,簡化AFE與音頻設計
- 一機適配萬端:金升陽推出1200W可編程電源,賦能高端裝備製造
技術文章更多>>
- 築基AI4S:摩爾線程全功能GPU加速中國生命科學自主生態
- 一秒檢測,成本降至萬分之一,光引科技把幾十萬的台式光譜儀“搬”到了手腕上
- AI服務器電源機櫃Power Rack HVDC MW級測試方案
- 突破工藝邊界,奎芯科技LPDDR5X IP矽驗證通過,速率達9600Mbps
- 通過直接、準確、自動測量超低範圍的氯殘留來推動反滲透膜保護
技術白皮書下載更多>>
- 車規與基於V2X的車輛協同主動避撞技術展望
- 數字隔離助力新能源汽車安全隔離的新挑戰
- 汽車模塊拋負載的解決方案
- 車用連接器的安全創新應用
- Melexis Actuators Business Unit
- Position / Current Sensors - Triaxis Hall
熱門搜索





