開關電源各處損耗探究
發布時間:2018-10-12 責任編輯:wenwei
【導讀】能量轉換係統必定存在能耗,雖然實際應用中無法獲得100%的轉換效率,但是,一個高質量的電源效率可以達到非常高的水平,效率接近95%。絕大多數電源IC 的de工gong作zuo效xiao率lv可ke以yi在zai特te定ding的de工gong作zuo條tiao件jian下xia測ce得de,數shu據ju資zi料liao中zhong給gei出chu了le這zhe些xie參can數shu。一yi般ban廠chang商shang會hui給gei出chu實shi際ji測ce量liang的de結jie果guo,但dan我wo們men隻zhi能neng對dui我wo們men自zi己ji的de數shu據ju擔dan保bao。
圖1 給出了一個SMPS 降壓轉換器的電路實例,轉換效率可以達到97%,即使在輕載時也能保持較高效率。采用什麼秘訣才能達到如此高的效率?我們最好從了解SMPS 損耗的公共問題開始,開關電源的損耗大部分來自開關器件(MOSFET 和二極管),另外小部分損耗來自電感和電容。但是,如果使用非常廉價的電感和電容(具有較高電阻),將會導致損耗明顯增大。選擇IC 時,需要考慮控製器的架構和內部元件,以期獲得高效指標。例如,圖1 采用了多種方法來降低損耗,其中包括:同步整流,芯片內部集成低導通電阻的MOSFET,低靜態電流和跳脈衝控製模式。我們將在本文展開討論這些措施帶來的好處。

圖1. 降壓轉換器集成了低導通電阻的MOSFET,采用同步整流,效率曲線如圖所示。
降壓型SMPS
損耗是任何SMPS 架構都麵臨的問題,我們在此以圖2 所示降壓型(或buck)轉換器為例進行討論,圖中標明各點的開關波形,用於後續計算。

降壓轉換器的主要功能是把一個較高的直流輸入電壓轉換成較低的直流輸出電壓。為了達到這個要求,MOSFET 以固定頻率(fS),在脈寬調製信號(PWM)的控製下進行開、關操作。當MOSFET 導通時,輸入電壓給電感和電容(L 和COUT)充電,通過它們把能量傳遞給負載。在此期間,電感電流線性上升,電流回路如圖2 中的回路1 所示。
當MOSFET 斷開時,輸入電壓斷開與電感的連接,電感和輸出電容為負載供電。電感電流線性下降,電流流過二極管,電流回路如圖中的環路2 所示。MOSFET 的導通時間定義為PWM 信號的占空比(D)。D 把每個開關周期分成[D × tS]和[(1 - D) × tS]兩部分,它們分別對應於MOSFET 的導通時間(環路1)和二極管的導通時間(環路2)。所有SMPS 拓撲(降壓、反相等)都采用這種方式劃分開關周期,實現電壓轉換。
對(dui)於(yu)降(jiang)壓(ya)轉(zhuan)換(huan)電(dian)路(lu),較(jiao)大(da)的(de)占(zhan)空(kong)比(bi)將(jiang)向(xiang)負(fu)載(zai)傳(chuan)輸(shu)較(jiao)多(duo)的(de)能(neng)量(liang),平(ping)均(jun)輸(shu)出(chu)電(dian)壓(ya)增(zeng)加(jia)。相(xiang)反(fan),占(zhan)空(kong)比(bi)較(jiao)低(di)時(shi),平(ping)均(jun)輸(shu)出(chu)電(dian)壓(ya)也(ye)會(hui)降(jiang)低(di)。根(gen)據(ju)這(zhe)個(ge)關(guan)係(xi),可(ke)以(yi)得(de)到(dao)以(yi)下(xia)理(li)想(xiang)情(qing)況(kuang)下(xia)(不考慮二極管或MOSFET 的壓降)降壓型SMPS 的轉換公式:
VOUT= D × VIN
IIN= D × IOUT
需要注意的是,任何SMPS 在一個開關周期內處於某個狀態的時間越長,那麼它在這個狀態所造成的損耗也越大。對於降壓型轉換器,D 越低(相應的VOUT 越低),回路2 產生的損耗也大。
開關器件的損耗 MOSFET 傳導損耗
圖2 (以及其它絕大多數DC-DC 轉換器拓撲)中的MOSFET 和二極管是造成功耗的主要因素。相關損耗主要包括兩部分:傳導損耗和開關損耗。
MOSFET 和二極管是開關元件,導通時電流流過回路。器件導通時,傳導損耗分別由MOSFET 的導通電阻(RDS(ON))和二極管的正向導通電壓決定。
MOSFET 的傳導損耗(PCOND(MOSFET))近似等於導通電阻RDS(ON)、占空比(D)和導通時MOSFET 的平均電流(IMOSFET(AVG))的乘積。
PCOND(MOSFET) (使用平均電流) = IMOSFET(AVG)² × RDS(ON) × D
上式給出了SMPS 中MOSFET 傳導損耗的近似值,但它隻作為電路損耗的估算值,因為電流線性上升時所產生的功耗大於由平均電流計算得到的功耗。對於“峰值”電流,更準確的計算方法是對電流峰值和穀值(圖3 中的IV 和IP)之間的電流波形的平方進行積分得到估算值。

圖3. 典型的降壓型轉換器的MOSFET 電流波形,用於估算MOSFET 的傳導損耗。
下式給出了更準確的估算損耗的方法,利用IP 和IV 之間電流波形I²的積分替代簡單的I²項。
PCOND(MOSFET) = [(IP3 - IV3)/3] × RDS(ON) × D
= [(IP3 - IV3)/3] × RDS(ON) × VOUT/VIN
式中,IP 和IV 分別對應於電流波形的峰值和穀值,如圖3 所示。MOSFET 電流從IV 線性上升到IP,例如:如果IV 為0.25A,IP 為1.75A,RDS(ON)為0.1Ω,VOUT 為VIN/2 (D = 0.5),基於平均電流(1A)的計算結果為:
PCOND(MOSFET) (使用平均電流) = 12 × 0.1 × 0.5 = 0.050W
利用波形積分進行更準確的計算:
PCOND(MOSFET) (使用電流波形積分進行計算) = [(1.753 - 0.253)/3] × 0.1 × 0.5 = 0.089W
或近似為78%,高於按照平均電流計算得到的結果。對於峰均比較小的電流波形,兩種計算結果的差別很小,利用平均電流計算即可滿足要求。
二極管傳導損耗
MOSFET 的傳導損耗與RDS(ON)成正比,二極管的傳導損耗則在很大程度上取決於正向導通電壓(VF)。二極管通常比MOSFET 損耗更大,二極管損耗與正向電流、VF 和導通時間成正比。由於MOSFET 斷開時二極管導通,二極管的傳導損耗(PCOND(DIODE))近似為:
PCOND(DIODE) = IDIODE(ON) × VF × (1 - D)
式中,IDIODE(ON)為二極管導通期間的平均電流。圖2 所示,二極管導通期間的平均電流為IOUT,因此,對於降壓型轉換器,PCOND(DIODE)可以按照下式估算:
PCOND(DIODE) = IOUT × VF × (1 - VOUT/VIN)
與MOSFET 功耗計算不同,采用平均電流即可得到比較準確的功耗計算結果,因為二極管損耗與I 成正比,而不是I2。
顯然,MOSFET huoerjiguandedaotongshijianyuechang,chuandaosunhaoyeyueda。duiyujiangyaxingzhuanhuanqi,shuchudianyayuedi,erjiguanchanshengdegonghaoyeyueda,yinweitachuyudaotongzhuangtaideshijianyuechang。
開關動態損耗
由於開關損耗是由開關的非理想狀態引起的,很難估算MOSFET 和二極管的開關損耗,器件從完全導通到完全關閉或從完全關閉到完全導通需要一定時間,在這個過程中會產生功率損耗。圖4 所示MOSFET 的漏源電壓(VDS)和漏源電流(IDS)的關係圖可以很好地解釋MOSFET 在過渡過程中的開關損耗,從上半部分波形可以看出,tSW(ON)和tSW(OFF)期間電壓和電流發生瞬變,MOSFET 的電容進行充電、放電。
圖4 所示,VDS 降到最終導通狀態(= ID × RDS(ON))之前,滿負荷電流(ID)流過MOSFET。相反,關斷時,VDS 在MOSFET 電流下降到零值之前逐漸上升到關斷狀態的最終值。開關過程中,電壓和電流的交疊部分即為造成開關損耗的來源,從圖4 可以清楚地看到這一點。

圖4. 開關損耗發生在MOSFET 通、斷期間的過渡過程
開關損耗隨著SMPS 頻率的升高而增大,這一點很容易理解,隨著開關頻率提高(周期縮短),開(kai)關(guan)過(guo)渡(du)時(shi)間(jian)所(suo)占(zhan)比(bi)例(li)增(zeng)大(da),從(cong)而(er)增(zeng)大(da)開(kai)關(guan)損(sun)耗(hao)。開(kai)關(guan)轉(zhuan)換(huan)過(guo)程(cheng)中(zhong),開(kai)關(guan)時(shi)間(jian)是(shi)占(zhan)空(kong)比(bi)的(de)二(er)十(shi)分(fen)之(zhi)一(yi)對(dui)於(yu)效(xiao)率(lv)的(de)影(ying)響(xiang)要(yao)遠(yuan)遠(yuan)小(xiao)於(yu)開(kai)關(guan)時(shi)間(jian)為(wei)占(zhan)空(kong)比(bi)的(de)十(shi)分(fen)之(zhi)一(yi)的(de)情(qing)況(kuang)。由(you)於(yu)開(kai)關(guan)損(sun)耗(hao)和(he)頻(pin)率(lv)有(you)很(hen)大(da)的(de)關(guan)係(xi),工(gong)作(zuo)在(zai)高(gao)頻(pin)時(shi),開(kai)關(guan)損(sun)耗(hao)將(jiang)成(cheng)為(wei)主(zhu)要(yao)的(de)損(sun)耗(hao)因(yin)素(su)。MOSFET 的開關損耗(PSW(MOSFET))可以按照圖3 所示三角波進行估算,公式如下:
PSW(MOSFET) = 0.5 × VD × ID × (tSW(ON) + tSW(OFF)) × fS
其中,VD 為MOSFET 關斷期間的漏源電壓,ID 是MOSFET 導通期間的溝道電流,tSW(ON)和tSW(OFF)是導通和關斷時間。對於降壓電路轉換,VIN 是MOSFET 關斷時的電壓,導通時的電流為IOUT。
為了驗證MOSFET 的開關損耗和傳導損耗,圖5 給出了降壓轉換器中集成高端MOSFET 的典型波形:VDS和IDS。電路參數為:VIN = 10V、VOUT = 3.3V、IOUT = 500mA、RDS(ON) = 0.1Ω、fS = 1MHz、開關瞬變時間(tON + tOFF)總計為38ns。
在圖5 可以看出,開關變化不是瞬間完成的,電流和電壓波形交疊部分導致功率損耗。MOSFET“導通”時(圖2),流過電感的電流IDS 線性上升,與導通邊沿相比,斷開時的開關損耗更大。
利用上述近似計算法,MOSFET 的平均損耗可以由下式計算:
PT(MOSFET) = PCOND(MOSFET) + PSW(MOSFET)
= [(I13 - I03)/3] × RDS(ON) × VOUT/VIN + 0.5 × VIN × IOUT × (tSW(ON) + tSW(OFF)) × fS
= [(13 - 03)/3] × 0.1 × 3.3/10 + 0.5 × 10 × 0.5 × (38 × 10-9) × 1 × 106
= 0.011 + 0.095 = 106mW
這一結果與圖5 下方曲線測量得到的117.4mW 接近,注意:這種情況下,fS 足夠高,PSW(MOSFET)是功耗的主要因素。

圖5. 降壓轉換器高端MOSFET 的典型開關周期,輸入10V、輸出3.3V (輸出電流500mA)。開關頻率為1MHz,開關轉換時間是38ns。
與MOSFET 相同,二極管也存在開關損耗。這個損耗很大程度上取決於二極管的反向恢複時間(tRR),二極管開關損耗發生在二極管從正向導通到反向截止的轉換過程。
當反向電壓加在二級管兩端時,正向導通電流在二極管上產生的累積電荷需要釋放,產生反向電流尖峰(IRR(PEAK)),極性與正向導通電流相反,從而造成V × I 功率損耗,因為反向恢複期內,反向電壓和反向電流同時存在於二極管。圖6 給出了二極管在反向恢複期間的PN 結示意圖。

圖6. 二極管結反偏時,需要釋放正向導通期間的累積電荷,產生峰值電流(IRR(PEAK))。
了解了二極管的反向恢複特性,可以由下式估算二極管的開關損耗(PSW(DIODE)):
PSW(DIODE) = 0.5 × VREVERSE × IRR(PEAK) × tRR2 × fS
其中,VREVERSE 是二極管的反向偏置電壓,IRR(PEAK)是反向恢複電流的峰值,tRR2 是從反向電流峰值IRR 到恢複電流為正的時間。對於降壓電路,當MOSFET 導通的時候,VIN 為MOSFET 導通時二極管的反向偏置電壓。
為了驗證二極管損耗計算公式,圖7 顯示了典型的降壓轉換器中PN 結的開關波形,VIN = 10V、VOUT =3.3V,測得IRR(PEAK) = 250mA、IOUT = 500mA、fS = 1MHz、 tRR2 = 28ns、VF = 0.9V。利用這些數值可以得到:

該結果接近於圖7 所示測量結果358.7mW。考慮到較大的VF和較長的二極管導通周期,tRR 時間非常短,開關損耗(PSW(DIODE))在二極管損耗中占主導地位。

圖7. 降壓型轉換器中PN 結開關二極管的開關波形,從10V 輸入降至3.3V 輸出,輸出電流為500mA。其它參數包括:1MHz 的fS,tRR2 為28ns,VF = 0.9V。
提高效率
基於上述討論,通過哪些途徑可以降低電源的開關損耗呢?直接途徑是:選擇低導通電阻RDS(ON)、可快速切換的MOSFET;選擇低導通壓降VF、可快速恢複的二極管。
直接影響MOSFET 導通電阻的因素有幾點,通常增加芯片尺寸和漏源極擊穿電壓(VBR(DSS)),由於增加了器件中的半導體材料,有助於降低導通電阻RDS(ON)。另一方麵,較大的MOSFET 會增大開關損耗。因此,雖然大尺寸MOSFET 降低了RDS(ON),但也導致小器件可以避免的效率問題。當管芯溫度升高時,MOSFET 導通電阻會相應增大。必須保持較低的結溫,使導通電阻RDS(ON)不會過大。導通電阻RDS(ON)和柵源偏置電壓成反比,因此,推薦使用足夠大的柵極電壓以降低RDS(ON)損耗,但此時也會增大柵極驅動損耗,需要平衡降低RDS(ON)的好處和增大柵極驅動的缺陷。MOSFET 的開關損耗與器件電容有關,較大的電容需要較長的充電時間,使開關切換變緩,消耗更多能量。
米勒電容通常在MOSFET 數據資料中定義為反向傳輸電容(CRSS)或柵-漏電容(CGD),在開關過程中對切換時間起決定作用。米勒電容的充電電荷用QGD 表示,為了快速切換MOSFET,要求盡可能低的米勒電容。一般來說,MOSFET 的(de)電(dian)容(rong)和(he)芯(xin)片(pian)尺(chi)寸(cun)成(cheng)反(fan)比(bi),因(yin)此(ci)必(bi)須(xu)折(zhe)衷(zhong)考(kao)慮(lv)開(kai)關(guan)損(sun)耗(hao)和(he)傳(chuan)導(dao)損(sun)耗(hao),同(tong)時(shi)也(ye)要(yao)謹(jin)慎(shen)選(xuan)擇(ze)電(dian)路(lu)的(de)開(kai)關(guan)頻(pin)率(lv)。對(dui)於(yu)二(er)極(ji)管(guan),必(bi)須(xu)降(jiang)低(di)導(dao)通(tong)壓(ya)降(jiang),以(yi)降(jiang)低(di)由(you)此(ci)產(chan)生(sheng)的(de)損(sun)耗(hao)。對(dui)於(yu)小(xiao)尺(chi)寸(cun)、額定電壓較低的矽二極管,導通壓降一般在0.7V 到1.5V 之間。二極管的尺寸、工藝和耐壓等級都會影響導通壓降和反向恢複時間,大尺寸二極管通常具有較高的VF 和tRR,這會造成比較大的損耗。開關二極管一般以速度劃分,分為“高速”、“甚高速”和“超高速”二極管,反向恢複時間隨著速度的提高而降低。快恢複二極管的tRR 為幾百納秒,而超高速快恢複二極管的tRR 為幾十納秒。低功耗應用中,替代快恢複二極管的一種選擇是肖特基二極管,這種二極管的恢複時間幾乎可以忽略,反向恢複電壓VF 也隻有快恢複二極管的一半(0.4V 至1V),danxiaotejierjiguandeedingdianyahedianliuyuanyuandiyukuaihuifuerjiguan,wufayongyugaoyahuodagonglvyingyong。lingwai,xiaotejierjiguanyuguierjiguanxiangbijuyoujiaogaodefanxiangloudianliu,danzhexieyinsubingbuxianzhitazaixuduodianyuanzhongdeyingyong。raner,zaiyixiediyayingyongzhong,jibianshijuyoujiaodiyajiangdexiaotejierjiguan,suochanshengdechuandaosunhaoyewufajieshou。biru,zaishuchuwei1.5V 的電路中,即使使用0.5V 導通壓降VF 的肖特基二極管,二極管導通時也會產生33%的輸出電壓損耗!為了解決這一問題,可以選擇低導通電阻RDS(ON)的MOSFET實現同步控製架構。用MOSFET 取代二極管(對比圖1 和圖2 電路),它與電源的主MOSFET 同步工作,所以在交替切換的過程中,保證隻有一個導通。導通的二極管由導通的MOSFET 所替代,二極管的高導通壓降VF 被轉換成MOSFET 的低導通壓降(MOSFET RDS(ON) × I),有效降低了二極管的傳導損耗。當然,同步整流與二極管相比也隻是降低了MOSFET 的壓降,另一方麵,驅動同步整流MOSFET 的功耗也不容忽略。IC數據資料 以上討論了影響開關電源效率的兩個重要因素(MOSFET 和二極管)。回顧圖 1 所示降壓電路,從數據資料中可以獲得影響控製器IC 工作效率的主要因素。首先,開關元件集成在IC 內部,可以節省空間、降低寄生損耗。其次,使用低導通電阻RDS(ON)的MOSFET,在小尺寸集成降壓IC (如MAX1556)中,其NMOS 和PMOS 的導通電阻可以達到0.27Ω (典型值)和0.19Ω (典型值)。最後,使用的同步整流電路。對於500mA 負載,占空比為50%的開關電路,可以將低邊開關(或二極管)的損耗從225mW (假設二極管壓降為 1V)降至 34mW。合理選擇SMPS IC 合理選擇 SMPS IC的封裝、控製架構,並進行合理設計,可以有效提高轉換效率。
集成功率開關
功率開關集成到IC 內部時可以省去繁瑣的MOSFET huoerjiguanxuanze,erqieshidianlugengjiajincou,youyujiangdilexianlusunhaohejishengxiaoying,keyizaiyidingchengdushangtigaoxiaolv。genjugonglvdengjihedianyaxianzhi,keyibaMOSFET、二極管(或同步整流MOSFET)集成到芯片內部。將開關集成到芯片內部的另一個好處是柵極驅動電路的尺寸已經針對片內MOSFET 進行了優化,因而無需將時間浪費在未知的分立MOSFET 上。
靜態電流
電池供電設備特別關注IC 規格中的靜態電流(IQ),它是維持電路工作所需的電流。重載情況下(大於十倍或百倍的靜態電流IQ),IQ 對效率的影響並不明顯,因為負載電流遠大於IQ,而隨著負載電流的降低,效率有下降的趨勢,因為IQ 對應的功率占總功率的比例提高。這一點對於大多數時間處於休眠模式或其它低功耗模式的應用尤其重要,許多消費類產品即使在“關閉”狀態下,也需要保持鍵盤掃描或其它功能的供電,這時,無疑需要選擇具有極低IQ的電源。
電源架構對效率的提高
SMPS 的控製架構是影響開關電源效率的關鍵因素之一。這一點我們已經在同步整流架構中討論過,由於采用低導通電阻的MOSFET 取代了功耗較大的開關二極管,可有效改善效率指標。
另一種重要的控製架構是針對輕載工作或較寬的負載範圍設計的,即跳脈衝模式,也稱為脈衝頻率調製(PFM)。與單純的PWM 開關操作(在重載和輕載時均采用固定的開關頻率)不同,跳脈衝模式下轉換器工作在跳躍的開關周期,可以節省不必要的開關操作,進而提高效率。
跳(tiao)脈(mai)衝(chong)模(mo)式(shi)下(xia),在(zai)一(yi)段(duan)較(jiao)長(chang)時(shi)間(jian)內(nei)電(dian)感(gan)放(fang)電(dian),將(jiang)能(neng)量(liang)從(cong)電(dian)感(gan)傳(chuan)遞(di)給(gei)負(fu)載(zai),以(yi)維(wei)持(chi)輸(shu)出(chu)電(dian)壓(ya)。當(dang)然(ran),隨(sui)著(zhe)負(fu)載(zai)吸(xi)收(shou)電(dian)流(liu),輸(shu)出(chu)電(dian)壓(ya)也(ye)會(hui)跌(die)落(luo)。當(dang)電(dian)壓(ya)跌(die)落(luo)到(dao)設(she)置(zhi)門(men)限(xian)時(shi),將(jiang)開(kai)啟(qi)一(yi)個(ge)新(xin)的(de)開(kai)關(guan)周(zhou)期(qi),為(wei)電(dian)感(gan)充(chong)電(dian)並(bing)補(bu)充(chong)輸(shu)出(chu)電(dian)壓(ya)。
需要注意的是跳脈衝模式會產生與負載相關的輸出噪聲,這些噪聲由於分布在不同頻率(與固定頻率的PWM 控製架構不同),很難濾除。
先進的SMPS IC 會合理利用兩者的優勢:重載時采用恒定PWM 頻率;輕載時采用跳脈衝模式以提高效率,圖1 所示IC 即提供了這樣的工作模式。
當負載增加到一個較高的有效值時,跳脈衝波形將轉換到固定PWM,在標稱負載下噪聲很容易濾除。在整個工作範圍內,器件根據需要選擇跳脈衝模式和PWM 模式,保持整體的最高效率(圖8)。
圖8 中的曲線D、E、F 所示效率曲線在固定PWM 模式下,輕載時效率較低,但在重載時能夠提供很高的轉換效率(高達98%)。如果設置在輕載下保持固定PWM 工作模式,IC 將不會按照負載情況更改工作模式。這種情況下能夠使紋波保持在固定頻率,但浪費了一定功率。重載時,維持PWM 開關操作所需的額外功率很小,遠遠低於輸出功率。另一方麵,跳脈衝“空閑”模式下的效率曲線(圖8 中的A、B、C)能夠在輕載時保持在較高水平,因為開關隻在負載需要時開啟。對7V 輸入曲線,在1mA 負載的空閑模式下能夠獲得高於60%的效率。

圖8. 降壓轉換器在PWM 和空閑(跳脈衝)模式下效率曲線,注意:輕載時,空閑模式下的效率高於PWM模式。
優化SMPS
開關電源因其高效率指標得到廣泛應用,但其效率仍然受SMPS 電路的一些固有損耗的製約。設計開關電源時,需要仔細研究造成SMPS 損耗的來源,合理選擇SMPS IC,從而充分利用器件的優勢,為了在保持盡可能低的電路成本,甚至不增加電路成本的前提下獲得高效的SMPS,工程師需要做出全麵的選擇。
無源元件損耗
我們已經了解MOSFET 和二極管會導致SMPS 損耗。采用高品質的開關器件能夠大大提升效率,但它們並不是唯一能夠優化電源效率的元件。
圖1 詳細介紹了一個典型的降壓型轉換器IC 的基本電路。集成了兩個同步整流MOSFET,低RDS(ON) MOSFET,效率很高。這個電路中,開關元件集成在IC 內部,已經為具體應用預先選擇了元器件。然而,為了進一步提高效率,設計人員還需關注無源元件—外部電感和電容,了解它們對功耗的影響。
電感功耗阻性損耗
電感功耗包括線圈損耗和磁芯損耗兩個基本因素,線圈損耗歸結於線圈的直流電阻(DCR),磁芯損耗歸結於電感的磁特性。
DCR 定義為以下電阻公式:
式中,ρ 為線圈材料的電阻係數,l 為線圈長度,A 為線圈橫截麵積。
DCR 將(jiang)隨(sui)著(zhe)線(xian)圈(quan)長(chang)度(du)的(de)增(zeng)大(da)而(er)增(zeng)大(da),隨(sui)著(zhe)線(xian)圈(quan)橫(heng)截(jie)麵(mian)積(ji)的(de)增(zeng)大(da)而(er)減(jian)小(xiao)。可(ke)以(yi)利(li)用(yong)該(gai)原(yuan)則(ze)判(pan)斷(duan)標(biao)準(zhun)電(dian)感(gan),確(que)定(ding)所(suo)要(yao)求(qiu)的(de)不(bu)同(tong)電(dian)感(gan)值(zhi)和(he)尺(chi)寸(cun)。對(dui)一(yi)個(ge)固(gu)定(ding)的(de)電(dian)感(gan)值(zhi),電(dian)感(gan)尺(chi)寸(cun)較(jiao)小(xiao)時(shi),為(wei)了(le)保(bao)持(chi)相(xiang)同(tong)匝(za)數(shu)必(bi)須(xu)減(jian)小(xiao)線(xian)圈(quan)的(de)橫(heng)截(jie)麵(mian)積(ji),因(yin)此(ci)導(dao)致(zhi)DCR 增大;對於給定的電感尺寸,小電感值通常對應於小的DCR,因為較少的線圈數減少了線圈長度,可以使用線徑較粗的導線。
已知DCR 和平均電感電流(具體取決於SMPS 拓撲),電感的電阻損耗(PL(DCR))可以用下式估算:
PL(DCR) = LAVG2× DCR
這裏,IL(AVG)是流過電感的平均直流電流。對於降壓轉換器,平均電感電流是直流輸出電流。盡管DCR的大小直接影響電感電阻的功耗,該功耗與電感電流的平方成正比,因此,減小DCR 是必要的。
另外,還需要注意的是:利用電感的平均電流計算PL(DCR) (如上述公式)時,得到的結果略低於實際損耗,因為實際電感電流為三角波。本文前麵介紹的MOSFET 傳導損耗計算中,利用對電感電流的波形進行積分可以獲得更準確的結果。更準確。當然也更複雜的計算公式如下:
PL(DCR) = (IP3 - IV3)/3 × DCR
式中IP 和IV 為電感電流波形的峰值和穀值。
磁芯損耗
磁芯損耗並不像傳導損耗那樣容易估算,很難估測。它由磁滯、渦流損耗組成,直接影響鐵芯的交變磁通。SMPS 中,盡管平均直流電流流過電感,由於通過電感的開關電壓的變化產生的紋波電流導致磁芯周期性的磁通變化。
磁滯損耗源於每個交流周期中磁芯偶極子的重新排列所消耗的功率,可以將其看作磁場極性變化時偶極子相互摩擦產生的“摩擦”損耗,正比於頻率和磁通密度。
相反,渦流損耗則是磁芯中的時變磁通量引入的。由法拉第定律可知:交變磁通產生交變電壓。因此,這個交變電壓會產生局部電流,在磁芯電阻上產生I2R 損耗。
磁芯材料對磁芯損耗的影響很大。SMPS 電源中普遍使用的電感是鐵粉磁芯,鐵鎳鉬磁粉芯(MPP)的損耗最低,鐵粉芯成本最低,但磁芯損耗較大。
磁芯損耗可以通過計算磁芯磁通密度(B)的最大變化量估算,然後查看電感或鐵芯製造商提供的磁通密度和磁芯損耗(和頻率)圖表。峰值磁通密度可以通過幾種方式計算,公式可以在電感數據資料中的磁芯損耗曲線中找到。
相應地,如果磁芯麵積和線圈數已知,可利用下式估計峰值磁通:

這裏,B 是峰值磁通密度(高斯),L 是線圈電感(亨),ΔI 是電感紋波電流峰峰值(安培),A 是磁芯橫截麵積(cm2),N 是線圈匝數。
隨著互聯網的普及,可以方便地從網上下載資料、搜索器件信息,一些製造商提供了交互式電感功耗的計算軟件,幫助設計者估計功耗。使用這些工具能夠快捷、準確地估計應用電路中的功率損耗。例如,Coilcraft 提供的在線電感磁芯損耗和銅耗計算公式,簡單輸入一些數據即可得到所選電感的磁芯損耗和銅耗。
電容損耗
與理想的電容模型相反,電容元件的實際物理特性導致了幾種損耗。電容在SMPS 電路中主要起穩壓、濾除輸入/輸出噪聲的作用(圖1),電容的這些損耗降低了開關電源的效率。這些損耗主要表現在三個方麵:等效串聯電阻損耗、漏電流損耗和電介質損耗。
電容的阻性損耗顯而易見。既然電流在每個開關周期流入、流出電容,電容固有的電阻(RC)將造成一定功耗。漏電流損耗是由於電容絕緣材料的電阻(RL)導(dao)致(zhi)較(jiao)小(xiao)電(dian)流(liu)流(liu)過(guo)電(dian)容(rong)而(er)產(chan)生(sheng)的(de)功(gong)率(lv)損(sun)耗(hao)。電(dian)介(jie)質(zhi)損(sun)耗(hao)比(bi)較(jiao)複(fu)雜(za),由(you)於(yu)電(dian)容(rong)兩(liang)端(duan)施(shi)加(jia)了(le)交(jiao)流(liu)電(dian)壓(ya),電(dian)容(rong)電(dian)場(chang)發(fa)生(sheng)變(bian)化(hua),從(cong)而(er)使(shi)電(dian)介(jie)質(zhi)分(fen)子(zi)極(ji)化(hua)造(zao)成(cheng)功(gong)率(lv)損(sun)耗(hao)。

圖9. 電容損耗模型一般簡化為一個等效串聯電阻(ESR)
所有三種損耗都體現在電容的典型損耗模型中(圖9 左邊部分),用電阻代表每項損耗。與電容儲能相關的每項損耗的功率用功耗係數(DF)表示,或損耗角正切(δ)。每項損耗的DF 可以通過由電容阻抗的實部與虛部比得到,可以將每項損耗分別插入模型中。
為簡化損耗模型,圖9 中的接觸電阻損耗、漏電流損耗和電介質損耗集中等為一個等效串聯電阻(ESR)。ESR 定義為電容阻抗中消耗有功功率的部分。
推算電容阻抗模型、計算ESR (結果的實部)時,ESR 是頻率的函數。這種相關性可以在下麵簡化的ESR等式中得到證明:

式中,DFR、DFL 和DFD 是接觸電阻、漏電流和電介質損耗的功耗係數。
利li用yong這zhe個ge等deng式shi,我wo們men可ke以yi觀guan察cha到dao隨sui著zhe信xin號hao頻pin率lv的de增zeng加jia,漏lou電dian流liu損sun耗hao和he電dian介jie質zhi損sun耗hao都dou有you所suo減jian小xiao,直zhi到dao接jie觸chu電dian阻zu損sun耗hao從cong一yi個ge較jiao高gao頻pin點dian開kai始shi占zhan主zhu導dao地di位wei。在zai該gai頻pin點dian(式中沒有包括該參數)以上,ESR 因為高頻交流電流的趨膚效應趨於增大。
許多電容製造商提供ESR 曲線圖表示ESR 與頻率的關係。例如,TDK 為其大多數電容產品提供了ESR 曲線,參考這些與開關頻率對應曲線圖,得到ESR 值。
然而,如果沒有ESR 曲線圖,可以通過電容數據資料中的DF 規格粗略估算ESR。DF 是電容的整體DF (包括所有損耗),也可以按照下式估算ESR:

無論采用哪種方法來得到ESR 值,直覺告訴我們,高ESR 會降低開關電源效率,既然輸入和輸出電容在每個開關周期通過ESR 充電、放電。這導致I2× RESR 功率損耗。這個損耗(PCAP(ESR))可以按照下式計算:
PCAP(ESR) = ICAP(RMS)2 × RESR
式中,ICAP(RMS)是流經電容的交流電流有效值RMS。對降壓電路的輸出電容,可以采用電感紋波電流的有效值RMS。輸入濾波電容的RMS 電流的計算比較複雜,可以按照下式得到一個合理的估算值:
ICIN(RMS) = IOUT/VIN × [VOUT (VIN - VOUT)]1/2
顯然,為減小電容功率損耗,應選擇低ESR 電容,有助於SMPS 電源降低紋波電流。ESR 是產生輸出電壓紋波的主要原因,因此選擇低ESR 的電容不僅僅單純提高效率,還能得到其它好處。
一般來說,不同類型電介質的電容具有不同的ESR 等級。對於特定的容量和額定電壓,鋁電解電容和鉭電容就比陶瓷電容具有更高的ESR 值。聚酯和聚丙烯電容的ESR 值介於它們之間,但這些電容尺寸較大,SMPS 中很少使用。
對於給定類型的電容,較大容量、較低的fS 能夠提供較低的ESR。大尺寸電容通常也會降低ESR,但(dan)電(dian)解(jie)電(dian)容(rong)會(hui)帶(dai)來(lai)較(jiao)大(da)的(de)等(deng)效(xiao)串(chuan)聯(lian)電(dian)感(gan)。陶(tao)瓷(ci)電(dian)容(rong)被(bei)視(shi)為(wei)比(bi)較(jiao)好(hao)的(de)折(zhe)中(zhong)選(xuan)擇(ze),此(ci)外(wai),電(dian)容(rong)值(zhi)一(yi)定(ding)的(de)條(tiao)件(jian)下(xia),較(jiao)低(di)的(de)電(dian)容(rong)額(e)定(ding)電(dian)壓(ya)也(ye)有(you)助(zhu)於(yu)減(jian)小(xiao)ESR。
及控製、驅動電路的屏蔽等,並要通過各種方法提高屏蔽效能。
推薦閱讀:
特別推薦
- 噪聲中提取真值!瑞盟科技推出MSA2240電流檢測芯片賦能多元高端測量場景
- 10MHz高頻運行!氮矽科技發布集成驅動GaN芯片,助力電源能效再攀新高
- 失真度僅0.002%!力芯微推出超低內阻、超低失真4PST模擬開關
- 一“芯”雙電!聖邦微電子發布雙輸出電源芯片,簡化AFE與音頻設計
- 一機適配萬端:金升陽推出1200W可編程電源,賦能高端裝備製造
技術文章更多>>
- 築基AI4S:摩爾線程全功能GPU加速中國生命科學自主生態
- 一秒檢測,成本降至萬分之一,光引科技把幾十萬的台式光譜儀“搬”到了手腕上
- AI服務器電源機櫃Power Rack HVDC MW級測試方案
- 突破工藝邊界,奎芯科技LPDDR5X IP矽驗證通過,速率達9600Mbps
- 通過直接、準確、自動測量超低範圍的氯殘留來推動反滲透膜保護
技術白皮書下載更多>>
- 車規與基於V2X的車輛協同主動避撞技術展望
- 數字隔離助力新能源汽車安全隔離的新挑戰
- 汽車模塊拋負載的解決方案
- 車用連接器的安全創新應用
- Melexis Actuators Business Unit
- Position / Current Sensors - Triaxis Hall
熱門搜索




