高頻率、高輸入電壓DC/DC轉換器的設計挑戰
發布時間:2012-07-02 來源:德州儀器 (TI)
中心議題:
DC/DC轉(zhuan)換(huan)器(qi)的(de)設(she)計(ji)頻(pin)率(lv)越(yue)來(lai)越(yue)快(kuai),目(mu)的(de)是(shi)減(jian)小(xiao)輸(shu)出(chu)電(dian)容(rong)和(he)電(dian)感(gan)的(de)尺(chi)寸(cun),以(yi)節(jie)省(sheng)電(dian)路(lu)板(ban)空(kong)間(jian)。正(zheng)因(yin)如(ru)此(ci),現(xian)在(zai)市(shi)場(chang)上(shang)出(chu)現(xian)越(yue)來(lai)越(yue)多(duo)工(gong)作(zuo)在(zai)高(gao)輸(shu)入(ru)電(dian)壓(ya)下(xia)的(de)DC/DC轉換器,其可提供線壓瞬態保護,更低的占空比使更快頻率下難以達到更低的電壓。許多電源集成電路製造廠商(IC)正在積極推銷高頻DC/DC轉換器,聲稱可以減少電路板空間占用。工作在1MHz或者2MHz下的DC/DC轉(zhuan)換(huan)器(qi)似(si)乎(hu)是(shi)一(yi)個(ge)好(hao)主(zhu)意(yi),但(dan)開(kai)關(guan)頻(pin)率(lv)對(dui)電(dian)源(yuan)係(xi)統(tong)產(chan)生(sheng)的(de)影(ying)響(xiang)遠(yuan)不(bu)止(zhi)體(ti)積(ji)和(he)效(xiao)率(lv)兩(liang)方(fang)麵(mian)。本(ben)文(wen)介(jie)紹(shao)了(le)幾(ji)個(ge)設(she)計(ji)實(shi)例(li),說(shuo)明(ming)在(zai)高(gao)頻(pin)下(xia)開(kai)關(guan)存(cun)在(zai)的(de)一(yi)些(xie)好(hao)處(chu)和(he)挑(tiao)戰(zhan)。
應用選擇
為了說明使用高開關頻率的權衡過程,我們設計了三個獨立電源,其工作頻率分別為100、300和750 kHz。所有這三種設計,輸入電壓均為48V,輸出電壓均為5V,而輸出電流均為1A。這些要求常用於為一個5-V邏輯USB,或者為其它DC/DC轉換器使用的中頻通用5-V總線供電,例如:低壓降穩壓器等。若想建立一些設計限製,所選允許紋波電壓需為50mV,其約為輸出電壓的1%;同時選擇使用0.5 A的峰至峰電感電流。德州儀器TPS54160是一種集成MOSFET的2.5-MHz、60-V、1.5-A降壓DC/DC轉換器,用作所有設計的穩壓器。TPS54160特有外部補償和快速可編程頻率,適用於一些高輸入電壓的工業應用。
電感和電容選擇
根據下列四個簡化公式,選擇每種情況的電感和電容:
電感選擇
(1a)
可重寫為:
(1b)
其中,D(占空比)=5 V/48 V=0.104,且△I = 0.5 A峰至峰。
電容選擇
I= C x dv/dt (2a)
可重寫為:
(2b)
其中,△I = 0.5 A峰至峰,且△V=50 mV。
就方程式2b而言,我們假設所選電容的等效串聯電阻(ESR)忽略不計,陶瓷電容便是如此。我們選擇陶瓷電容,用於所有三種設計,原因是其低電阻和小尺寸。方程式2b分子的乘數2表明DC偏壓相關電容下降情況,原因是大多數陶瓷電容的數據表中都沒有說明這一效應。
[page]

圖 1 TPS54160 參考示意圖
圖1所示電路用於評估實驗台上每種設計的性能。示意圖中沒有值的一些組件,為設計中修改了的組件。輸出濾波器由L1和C2組成。所有三種設計的組件值都列舉在表1中,這些值的選擇是基於方程式1a到2b的結果。注意,每個電感的DC電dian阻zu隨sui頻pin率lv增zeng加jia而er減jian小xiao。這zhe是shi因yin為wei較jiao少shao的de匝za數shu所suo需xu的de銅tong長chang度du更geng短duan。我wo們men單dan獨du為wei每mei個ge開kai關guan頻pin率lv設she計ji了le誤wu差cha放fang大da器qi補bu償chang組zu件jian。選xuan擇ze補bu償chang值zhi的de計ji算suan方fang法fa,超chao出chu了le本ben文wen討tao論lun的de範fan圍wei。
最小“導通”時間
最小可控“導通”時間限製是DC/DC轉換器IC的一個特點,其為脈寬調製(PWM)電路的最窄可達脈寬。在降壓轉換器中,開關周期期間功率MOSFET導通的時間百分比被稱作占空比,其等於輸出電壓與輸入電壓的比。使用TPS54160轉換器時,占空比為0.104(4 V/48 V),而數據表中列出的最小“導通”時間為130 ns。可控脈寬限製產生一個最小可達占空比,而用最小“導通”時間乘以開關頻率,我們可以輕鬆地計算出該占空比的大小。一旦知道了最小占空比,利用VIN乘以最小占空比,我們便可以計算出最低可達輸出電壓。最低輸出電壓同樣也受轉換器基準電壓的限製,使用TPS54160時其為0.8V。
本例中,我們可以通過750-kHz開關頻率來產生一個5-V輸出電壓(參見表2)。但是,如果該頻率為1 MHz,則最低可能輸出電壓被限製為約6V;否則,DC/DC轉換器會跳過脈衝。替代方法是降低輸入電壓或者頻率。在選擇某個開關頻率以前,你最好是先查看DC/DC轉換器數據表,了解保證最小可控“導通”時間。
脈衝跳躍
DC/DCzhuanhuanqiwufazugoukuaisudiqingchumenqudongmaichonglaiweichilixiangzhankongbishi,bianhuichuxianmaichongtiaoyue。dianyuanhuichangshitiaojieshuchudianya,danyouyujuligengyuandemaichong,wenbodianyahuizengjia。youyucunzaimaichongtiaoyue,shuchuwenbohuichengxianchufenxiebochengfen,qikenengchuxianzaoshengwenti。xianliudianluyekenengbuzaizhengchanggongzuo,yinweiIC可能不響應大電流峰值。一些情況下,如果控製器不正常工作,控製環路便可能會不穩定。
效率和功耗
DC/DC轉換器的效率,是進行電源設計時需要考慮的最重要屬性之一。低效率會轉換成高功耗,必須要在印刷電路板(PCB)上使用單獨的散熱器或者更多的銅,才能處理這些功耗。功耗也對電源上遊器件提出了更高的要求。如表3所示,功耗共有幾個組成部分。
三個例子的重要損耗組成部分,來自於FET驅動損耗、FET開關損耗和電感損耗。FET電阻和IC損耗是一致的,因為所有三個設計中都使用了相同的IC。由於所有例子中都選擇了低ESR的陶瓷電容,因此電容損耗可以忽略不計。為了表明高頻開關的影響,我們對每個例子的效率都進行了測量,並將其顯示在圖2中。該圖清楚地表明,效率隨開關頻率增加而下降。若想提高所有頻率下的效率,需要尋找到一種全負載狀態下低漏到源“導通”電阻、低門電荷或者低靜態電流規範的DC/DC轉換器;或者尋找到一些具有更低等效電阻的電容和電感。

圖 2 三個舉例頻率下 TPS54160 的效率
組件尺寸
表4liechulesanzhongshejiyaoqiudezongdianlubanmianji,yijidianronghediangandehanpanmianji。dianronghuozhediangandejianyihanpanmianji,shaoshaodayudangezujianbenshen,qiesanzhongshejijulijunshiyonglegaimianji。meigezujianzhanyongdemianjixiangjia(其包括IC、濾波器以及所有其它小型電阻器和電容的焊盤尺寸),然後將得到的結果乘以2倍(考慮到組件的間距),便得到總麵積。100-kHz和750-kHz設計之間存在近250 mm2的總麵積節省,從而使濾波器體積縮小50%,而板空間占用減少55%。但是,存在收益遞減規律,因為電容和電感值無法減少至零!換句話說,不斷推高頻率並不能夠一直減小總尺寸,因為你無法總是能夠在市場上買到這些尺寸適合且批量生產的電感和電容。注意,33-µH和15-µH電感占用相同的麵積。存在這種可能性,是因為33-µH電感的高度為3.5 mm,而15-µH電感僅高2.4 mm。我們想通過這兩種電感來說明的觀點是:電感與體積成正比例關係。
[page]

圖 3 100kHz、300 kHz和750 kHz 的波特圖
瞬態響應
瞬態響應是電源性能級別的一個較好指標。我們利用每種電源的波特圖來表明高開關頻率的對比情況(參見圖3)。如圖所示,每個電源的相位裕度在45°和55°之間,其表明瞬態響應得到較好的抑製。交叉頻率約為開關頻率的1/8。使用快速開關DC/DC轉換器時,設計人員應確保電源IC誤差放大器具有足夠的帶寬來支持高交叉頻率。TPS54160誤差放大器的單位增益頻寬一般為2.7 MHz。表5顯示了實際瞬態響應時間以及電壓峰值過衝的相關值。開關頻率越高,過衝值便越是更低,原因是更寬的帶寬。
抖動考慮
高轉換比和更高頻率時,會存在噪聲問題。當選擇某個高開關頻率時,設計人員應考慮抖動和DC/DC轉換器的最小“導通”時間。當占空比較小時,抖動噪聲便為開關脈衝的更大百分比。表6顯示了48-V到5-V轉換比時,抖動與“導通”時間之比。我們假設,在該相位節點上存在0.5-V二極管壓降和20-ns抖動。
結論
設計高頻開關轉換器時,存在許多折中考慮。本文介紹的一些優點包括更小的尺寸、更快的瞬態響應,以及更小的電壓過衝/欠衝。獲得這些優點的代價是效率低和散熱多。但是,在挑戰性能極限的過程中同樣也存在許多陷阱,例如:脈衝跳躍和噪聲問題。在為高頻應用選擇一種寬輸入電壓DC/DC轉換器以前,我們應該首先查看製造廠商提供的數據表,以了解一些重要的規範,例如:最小“導通”時間、誤差放大器的增益帶寬、FET電阻以及FET開關損耗。在這些規範下運行良好的IC價格昂貴,但卻對得起它的價格;在設計人員擔心如何處理某個棘手的設計問題時,其更加易於使用。
- DC/DC轉換器的應用選擇
- 電感和電容選擇
- 最小“導通”時間
- 效率和功耗
- 組件尺寸
- 抖動考慮
DC/DC轉(zhuan)換(huan)器(qi)的(de)設(she)計(ji)頻(pin)率(lv)越(yue)來(lai)越(yue)快(kuai),目(mu)的(de)是(shi)減(jian)小(xiao)輸(shu)出(chu)電(dian)容(rong)和(he)電(dian)感(gan)的(de)尺(chi)寸(cun),以(yi)節(jie)省(sheng)電(dian)路(lu)板(ban)空(kong)間(jian)。正(zheng)因(yin)如(ru)此(ci),現(xian)在(zai)市(shi)場(chang)上(shang)出(chu)現(xian)越(yue)來(lai)越(yue)多(duo)工(gong)作(zuo)在(zai)高(gao)輸(shu)入(ru)電(dian)壓(ya)下(xia)的(de)DC/DC轉換器,其可提供線壓瞬態保護,更低的占空比使更快頻率下難以達到更低的電壓。許多電源集成電路製造廠商(IC)正在積極推銷高頻DC/DC轉換器,聲稱可以減少電路板空間占用。工作在1MHz或者2MHz下的DC/DC轉(zhuan)換(huan)器(qi)似(si)乎(hu)是(shi)一(yi)個(ge)好(hao)主(zhu)意(yi),但(dan)開(kai)關(guan)頻(pin)率(lv)對(dui)電(dian)源(yuan)係(xi)統(tong)產(chan)生(sheng)的(de)影(ying)響(xiang)遠(yuan)不(bu)止(zhi)體(ti)積(ji)和(he)效(xiao)率(lv)兩(liang)方(fang)麵(mian)。本(ben)文(wen)介(jie)紹(shao)了(le)幾(ji)個(ge)設(she)計(ji)實(shi)例(li),說(shuo)明(ming)在(zai)高(gao)頻(pin)下(xia)開(kai)關(guan)存(cun)在(zai)的(de)一(yi)些(xie)好(hao)處(chu)和(he)挑(tiao)戰(zhan)。
應用選擇
為了說明使用高開關頻率的權衡過程,我們設計了三個獨立電源,其工作頻率分別為100、300和750 kHz。所有這三種設計,輸入電壓均為48V,輸出電壓均為5V,而輸出電流均為1A。這些要求常用於為一個5-V邏輯USB,或者為其它DC/DC轉換器使用的中頻通用5-V總線供電,例如:低壓降穩壓器等。若想建立一些設計限製,所選允許紋波電壓需為50mV,其約為輸出電壓的1%;同時選擇使用0.5 A的峰至峰電感電流。德州儀器TPS54160是一種集成MOSFET的2.5-MHz、60-V、1.5-A降壓DC/DC轉換器,用作所有設計的穩壓器。TPS54160特有外部補償和快速可編程頻率,適用於一些高輸入電壓的工業應用。
電感和電容選擇
根據下列四個簡化公式,選擇每種情況的電感和電容:
電感選擇
可重寫為:
(1b)其中,D(占空比)=5 V/48 V=0.104,且△I = 0.5 A峰至峰。
電容選擇
I= C x dv/dt (2a)
可重寫為:
其中,△I = 0.5 A峰至峰,且△V=50 mV。
就方程式2b而言,我們假設所選電容的等效串聯電阻(ESR)忽略不計,陶瓷電容便是如此。我們選擇陶瓷電容,用於所有三種設計,原因是其低電阻和小尺寸。方程式2b分子的乘數2表明DC偏壓相關電容下降情況,原因是大多數陶瓷電容的數據表中都沒有說明這一效應。
[page]

圖 1 TPS54160 參考示意圖
圖1所示電路用於評估實驗台上每種設計的性能。示意圖中沒有值的一些組件,為設計中修改了的組件。輸出濾波器由L1和C2組成。所有三種設計的組件值都列舉在表1中,這些值的選擇是基於方程式1a到2b的結果。注意,每個電感的DC電dian阻zu隨sui頻pin率lv增zeng加jia而er減jian小xiao。這zhe是shi因yin為wei較jiao少shao的de匝za數shu所suo需xu的de銅tong長chang度du更geng短duan。我wo們men單dan獨du為wei每mei個ge開kai關guan頻pin率lv設she計ji了le誤wu差cha放fang大da器qi補bu償chang組zu件jian。選xuan擇ze補bu償chang值zhi的de計ji算suan方fang法fa,超chao出chu了le本ben文wen討tao論lun的de範fan圍wei。
最小“導通”時間
最小可控“導通”時間限製是DC/DC轉換器IC的一個特點,其為脈寬調製(PWM)電路的最窄可達脈寬。在降壓轉換器中,開關周期期間功率MOSFET導通的時間百分比被稱作占空比,其等於輸出電壓與輸入電壓的比。使用TPS54160轉換器時,占空比為0.104(4 V/48 V),而數據表中列出的最小“導通”時間為130 ns。可控脈寬限製產生一個最小可達占空比,而用最小“導通”時間乘以開關頻率,我們可以輕鬆地計算出該占空比的大小。一旦知道了最小占空比,利用VIN乘以最小占空比,我們便可以計算出最低可達輸出電壓。最低輸出電壓同樣也受轉換器基準電壓的限製,使用TPS54160時其為0.8V。
本例中,我們可以通過750-kHz開關頻率來產生一個5-V輸出電壓(參見表2)。但是,如果該頻率為1 MHz,則最低可能輸出電壓被限製為約6V;否則,DC/DC轉換器會跳過脈衝。替代方法是降低輸入電壓或者頻率。在選擇某個開關頻率以前,你最好是先查看DC/DC轉換器數據表,了解保證最小可控“導通”時間。
脈衝跳躍
DC/DCzhuanhuanqiwufazugoukuaisudiqingchumenqudongmaichonglaiweichilixiangzhankongbishi,bianhuichuxianmaichongtiaoyue。dianyuanhuichangshitiaojieshuchudianya,danyouyujuligengyuandemaichong,wenbodianyahuizengjia。youyucunzaimaichongtiaoyue,shuchuwenbohuichengxianchufenxiebochengfen,qikenengchuxianzaoshengwenti。xianliudianluyekenengbuzaizhengchanggongzuo,yinweiIC可能不響應大電流峰值。一些情況下,如果控製器不正常工作,控製環路便可能會不穩定。
效率和功耗
DC/DC轉換器的效率,是進行電源設計時需要考慮的最重要屬性之一。低效率會轉換成高功耗,必須要在印刷電路板(PCB)上使用單獨的散熱器或者更多的銅,才能處理這些功耗。功耗也對電源上遊器件提出了更高的要求。如表3所示,功耗共有幾個組成部分。
三個例子的重要損耗組成部分,來自於FET驅動損耗、FET開關損耗和電感損耗。FET電阻和IC損耗是一致的,因為所有三個設計中都使用了相同的IC。由於所有例子中都選擇了低ESR的陶瓷電容,因此電容損耗可以忽略不計。為了表明高頻開關的影響,我們對每個例子的效率都進行了測量,並將其顯示在圖2中。該圖清楚地表明,效率隨開關頻率增加而下降。若想提高所有頻率下的效率,需要尋找到一種全負載狀態下低漏到源“導通”電阻、低門電荷或者低靜態電流規範的DC/DC轉換器;或者尋找到一些具有更低等效電阻的電容和電感。
表 1 三個舉例電源設計的電容和電感選擇


表 2 130-ns最小“導通”時間的最小輸出電壓
[page]

表 3 功耗組成部分



圖 2 三個舉例頻率下 TPS54160 的效率
組件尺寸
表4liechulesanzhongshejiyaoqiudezongdianlubanmianji,yijidianronghediangandehanpanmianji。dianronghuozhediangandejianyihanpanmianji,shaoshaodayudangezujianbenshen,qiesanzhongshejijulijunshiyonglegaimianji。meigezujianzhanyongdemianjixiangjia(其包括IC、濾波器以及所有其它小型電阻器和電容的焊盤尺寸),然後將得到的結果乘以2倍(考慮到組件的間距),便得到總麵積。100-kHz和750-kHz設計之間存在近250 mm2的總麵積節省,從而使濾波器體積縮小50%,而板空間占用減少55%。但是,存在收益遞減規律,因為電容和電感值無法減少至零!換句話說,不斷推高頻率並不能夠一直減小總尺寸,因為你無法總是能夠在市場上買到這些尺寸適合且批量生產的電感和電容。注意,33-µH和15-µH電感占用相同的麵積。存在這種可能性,是因為33-µH電感的高度為3.5 mm,而15-µH電感僅高2.4 mm。我們想通過這兩種電感來說明的觀點是:電感與體積成正比例關係。
[page]
表 4 組件尺寸和總麵積要求



圖 3 100kHz、300 kHz和750 kHz 的波特圖
瞬態響應
瞬態響應是電源性能級別的一個較好指標。我們利用每種電源的波特圖來表明高開關頻率的對比情況(參見圖3)。如圖所示,每個電源的相位裕度在45°和55°之間,其表明瞬態響應得到較好的抑製。交叉頻率約為開關頻率的1/8。使用快速開關DC/DC轉換器時,設計人員應確保電源IC誤差放大器具有足夠的帶寬來支持高交叉頻率。TPS54160誤差放大器的單位增益頻寬一般為2.7 MHz。表5顯示了實際瞬態響應時間以及電壓峰值過衝的相關值。開關頻率越高,過衝值便越是更低,原因是更寬的帶寬。
表 5 瞬態響應


表 6 小占空比時抖動與“導通”時間之比

[page]
抖動考慮
高轉換比和更高頻率時,會存在噪聲問題。當選擇某個高開關頻率時,設計人員應考慮抖動和DC/DC轉換器的最小“導通”時間。當占空比較小時,抖動噪聲便為開關脈衝的更大百分比。表6顯示了48-V到5-V轉換比時,抖動與“導通”時間之比。我們假設,在該相位節點上存在0.5-V二極管壓降和20-ns抖動。
結論
設計高頻開關轉換器時,存在許多折中考慮。本文介紹的一些優點包括更小的尺寸、更快的瞬態響應,以及更小的電壓過衝/欠衝。獲得這些優點的代價是效率低和散熱多。但是,在挑戰性能極限的過程中同樣也存在許多陷阱,例如:脈衝跳躍和噪聲問題。在為高頻應用選擇一種寬輸入電壓DC/DC轉換器以前,我們應該首先查看製造廠商提供的數據表,以了解一些重要的規範,例如:最小“導通”時間、誤差放大器的增益帶寬、FET電阻以及FET開關損耗。在這些規範下運行良好的IC價格昂貴,但卻對得起它的價格;在設計人員擔心如何處理某個棘手的設計問題時,其更加易於使用。
特別推薦
- 噪聲中提取真值!瑞盟科技推出MSA2240電流檢測芯片賦能多元高端測量場景
- 10MHz高頻運行!氮矽科技發布集成驅動GaN芯片,助力電源能效再攀新高
- 失真度僅0.002%!力芯微推出超低內阻、超低失真4PST模擬開關
- 一“芯”雙電!聖邦微電子發布雙輸出電源芯片,簡化AFE與音頻設計
- 一機適配萬端:金升陽推出1200W可編程電源,賦能高端裝備製造
技術文章更多>>
- 2026藍牙亞洲大會暨展覽在深啟幕
- 新市場與新場景推動嵌入式係統研發走向統一開發平台
- 維智捷發布中國願景
- 2秒啟動係統 • 資源受限下HMI最優解,米爾RK3506開發板× LVGL Demo演示
- H橋降壓-升壓電路中的交替控製與帶寬優化
技術白皮書下載更多>>
- 車規與基於V2X的車輛協同主動避撞技術展望
- 數字隔離助力新能源汽車安全隔離的新挑戰
- 汽車模塊拋負載的解決方案
- 車用連接器的安全創新應用
- Melexis Actuators Business Unit
- Position / Current Sensors - Triaxis Hall
熱門搜索
Tektronix
Thunderbolt
TI
TOREX
TTI
TVS
UPS電源
USB3.0
USB 3.0主控芯片
USB傳輸速度
usb存儲器
USB連接器
VGA連接器
Vishay
WCDMA功放
WCDMA基帶
Wi-Fi
Wi-Fi芯片
window8
WPG
XILINX
Zigbee
ZigBee Pro
安規電容
按鈕開關
白色家電
保護器件
保險絲管
北鬥定位
北高智

