高速PCB電路設計10個問題
發布時間:2019-05-23 責任編輯:xueqi
【導讀】你(ni)知(zhi)道(dao)如(ru)何(he)處(chu)理(li)實(shi)際(ji)布(bu)線(xian)中(zhong)的(de)一(yi)些(xie)理(li)論(lun)衝(chong)突(tu)的(de)問(wen)題(ti)嗎(ma)?如(ru)何(he)解(jie)決(jue)高(gao)速(su)信(xin)號(hao)的(de)手(shou)工(gong)布(bu)線(xian)和(he)自(zi)動(dong)布(bu)線(xian)之(zhi)間(jian)的(de)矛(mao)盾(dun)?信(xin)號(hao)層(ceng)的(de)空(kong)白(bai)區(qu)域(yu)可(ke)以(yi)敷(fu)銅(tong),而(er)多(duo)個(ge)信(xin)號(hao)層(ceng)的(de)敷(fu)銅(tong)在(zai)接(jie)地(di)和(he)接(jie)電(dian)源(yuan)上(shang)應(ying)如(ru)何(he)分(fen)配(pei)?
1如何處理實際布線中的一些理論衝突的問題?
基本上,將模/數地分割隔離是對的。要注意的是信號走線盡量不要跨過有分割的地方(moat),還有不要讓電源和信號的回流電流路徑(returning current path)變太大。
晶振是模擬的正反饋振蕩電路,要有穩定的振蕩信號,必須滿足loop gain與phase的規範。而這模擬信號的振蕩規範很容易受到幹擾,即使加ground guard traces可能也無法完全隔離幹擾。而且離的太遠,地平麵上的噪聲也會影響正反饋振蕩電路。所以,一定要將晶振和芯片的距離進可能靠近。
確實高速布線與EMI的要求有很多衝突。但基本原則是因EMI所加的電阻電容或 ferrite bead,不能造成信號的一些電氣特性不符合規範。所以,最好先用安排走線和PCB迭層的技巧來解決或減少EMI的問題,如高速信號走內層。最後才用電阻電容或ferrite bead的方式,以降低對信號的傷害。
2如何解決高速信號的手工布線和自動布線之間的矛盾?
現在較強的布線軟件的自動布線器大部分都有設定約束條件來控製繞線方式及過孔數目。各家EDA公司的繞線引擎能力和約束條件的設定項目有時相差甚遠。例如,是否有足夠的約束條件控製蛇行線(serpentine)蜿蜒的方式,能否控製差分對的走線間距等。這會影響到自動布線出來的走線方式是否能符合設計者的想法。

另ling外wai,手shou動dong調tiao整zheng布bu線xian的de難nan易yi也ye與yu繞rao線xian引yin擎qing的de能neng力li有you絕jue對dui的de關guan係xi。例li如ru,走zou線xian的de推tui擠ji能neng力li,過guo孔kong的de推tui擠ji能neng力li,甚shen至zhi走zou線xian對dui敷fu銅tong的de推tui擠ji能neng力li等deng等deng。所suo以yi,選xuan擇ze一yi個ge繞rao線xian引yin擎qing能neng力li強qiang的de布bu線xian器qi,才cai是shi解jie決jue之zhi道dao。
3在高速PCB設計中,信號層的空白區域可以敷銅,而多個信號層的敷銅在接地和接電源上應如何分配?
一般在空白區域的敷銅絕大部分情況是接地。 隻是在高速信號線旁敷銅時要注意敷銅與信號線的距離, 因為所敷的銅會降低一點走線的特性阻抗。也要注意不要影響到它層的特性阻抗,例如在 dual strip line 的結構時。
4是否可以把電源平麵上麵的信號線使用微帶線模型計算特性阻抗?電源和地平麵之間的信號是否可以使用帶狀線模型計算?
是的,在計算特性阻抗時電源平麵跟地平麵都必須視為參考平麵。例如四層板:頂層-電源層-地層-底層,這時頂層走線特性阻抗的模型是以電源平麵為參考平麵的微帶線模型。
5在高密度印製板上通過軟件自動產生測試點一般情況下能滿足大批量生產的測試要求嗎?
一yi般ban軟ruan件jian自zi動dong產chan生sheng測ce試shi點dian是shi否fou滿man足zu測ce試shi需xu求qiu必bi須xu看kan對dui加jia測ce試shi點dian的de規gui範fan是shi否fou符fu合he測ce試shi機ji具ju的de要yao求qiu。另ling外wai,如ru果guo走zou線xian太tai密mi且qie加jia測ce試shi點dian的de規gui範fan比bi較jiao嚴yan,則ze有you可ke能neng沒mei辦ban法fa自zi動dong對dui每mei段duan線xian都dou加jia上shang測ce試shi點dian。當dang然ran,需xu要yao手shou動dong補bu齊qi所suo要yao測ce試shi的de地di方fang。
6添加測試點會不會影響高速信號的質量?
至於會不會影響信號質量就要看加測試點的方式和信號到底多快而定。基本上外加的測試點,不用在線既有的穿孔(via or DIP pin)當測試點。可能加在在線或是從在線拉一小段線出來。前者相當於是加上一個很小的電容在在線,後者則是多了一段分支。

這兩個情況都會對高速信號多多少少會有點影響,影響的程度就跟信號的頻率速度和信號緣變化率(edge rate)有關。影響大小可透過仿真得知。原則上測試點越小越好(當然還要滿足測試機具的要求)分支越短越好。
7若幹PCB組成係統,各板之間的地線應如何連接?
各個PCB板子相互連接之間的信號或電源在動作時,例如A板子有電源或信號送到B板子,一定會有等量的電流從地層流回到A板子(此為Kirchoffcurrent law)。zhedicengshangdedianliuhuizhaozukangzuixiaodedifangliuhuiqu。suoyi,zaigegebuguanshidianyuanhuoxinhaoxianghulianjiedejiekouchu,fenpeigeidicengdeguanjiaoshubunengtaishao,yijiangdizukang,zheyangkeyijiangdidicengshangdezaosheng。
另外,也可以分析整個電流環路,尤其是電流較大的部分,調整地層或地線的接法,來控製電流的走法(例如,在某處製造低阻抗,讓大部分的電流從這個地方走),降低對其它較敏感信號的影響。
8適當選擇PCB與外殼接地的點的原則是什麼?
選擇PCB與外殼接地點選擇的原則是利用chassis ground提供低阻抗的路徑給回流電流(returningcurrent)及控製此回流電流的路徑。例如,通常在高頻器件或時鍾產生器附近可以借固定用的螺絲將PCB的地層與chassis ground做連接,以盡量縮小整個電流回路麵積,也就減少電磁輻射。
9電路板DEBUG應從那幾個方麵著手?
就數字電路而言,首先先依序確定三件事情:
確認所有電源值的大小均達到設計所需,有些多重電源的係統可能會要求某些電源之間起來的順序與快慢有某種規範;
確認所有時鍾信號頻率都工作正常且信號邊緣上沒有非單調(non-monotonic)的問題;
確認 reset 信號是否達到規範要求。

這些都正常的話,芯片應該要發出第一個周期(cycle)的信號。接下來依照係統運作原理與bus protocol來DEBUG。
10
在電路板尺寸固定的情況下,如果設計中需要容納更多的功能,就往往需要提高PCB的走線密度,但是這樣有可能導致走線的相互幹擾增強,同時走線過細也使阻抗無法降低。
那麼,在高速(>100MHz)高密度PCB設計中有何技巧?
在設計高速高密度PCB時,串擾(crosstalkinterference)確實是要特別注意的,因為它對時序(timing)與信號完整性(signal integrity)有很大的影響。以下提供幾個注意的地方:
kongzhizouxiantexingzukangdelianxuyupipei。zouxianjianjudedaxiao。yibanchangkandaodejianjuweiliangbeixiankuan。keyitouguofangzhenlaizhidaozouxianjianjuduishixujixinhaowanzhengxingdeyingxiang,zhaochukerongrendezuixiaojianju。butongxinpianxinhaodejieguokenengbutong。
xuanzeshidangdeduanjiefangshi。bimianshangxiaxianglinliangcengdezouxianfangxiangxiangtong,shenzhiyouzouxianzhenghaoshangxiazhongdiezaiyiqi,yinweizhezhongchuanraobitongcengxianglinzouxiandeqingxinghaida。
利用盲埋孔(blind/buried via)來增加走線麵積。但是PCB板的製作成本會增加。在實際執行時確實很難達到完全平行與等長,不過還是要盡量做到。
特別推薦
- 噪聲中提取真值!瑞盟科技推出MSA2240電流檢測芯片賦能多元高端測量場景
- 10MHz高頻運行!氮矽科技發布集成驅動GaN芯片,助力電源能效再攀新高
- 失真度僅0.002%!力芯微推出超低內阻、超低失真4PST模擬開關
- 一“芯”雙電!聖邦微電子發布雙輸出電源芯片,簡化AFE與音頻設計
- 一機適配萬端:金升陽推出1200W可編程電源,賦能高端裝備製造
技術文章更多>>
- 算力爆發遇上電源革新,大聯大世平集團攜手晶豐明源線上研討會解鎖應用落地
- 築基AI4S:摩爾線程全功能GPU加速中國生命科學自主生態
- 一秒檢測,成本降至萬分之一,光引科技把幾十萬的台式光譜儀“搬”到了手腕上
- AI服務器電源機櫃Power Rack HVDC MW級測試方案
- 突破工藝邊界,奎芯科技LPDDR5X IP矽驗證通過,速率達9600Mbps
技術白皮書下載更多>>
- 車規與基於V2X的車輛協同主動避撞技術展望
- 數字隔離助力新能源汽車安全隔離的新挑戰
- 汽車模塊拋負載的解決方案
- 車用連接器的安全創新應用
- Melexis Actuators Business Unit
- Position / Current Sensors - Triaxis Hall
熱門搜索





