PAM-4印刷電路板最佳實踐
發布時間:2017-08-07 來源:Chang Fei Yee 責任編輯:wenwei
【導讀】本設計實例討論了工程師在設計PCB上的PAM-4PHY 通道時應遵循的關鍵實踐。實現50Gbps PAM-4 PHY鏈路時必須嚴格要求,確保在高速收發器之間實現穩定的通信。
隨著物聯網(IoT)和5G移動寬帶應用的興起,預計總體數據流量將會迅猛增長,400千兆以太網(400GbE)作為新一代有線通信標準,能夠有力支持這一趨勢。在400GbE通信的實施中,其電氣接口在8通道上傳輸4電平脈衝幅度調製(PAM-4)信令。每通道50Gbps,總共8個通道結合起來,使以太網的總帶寬可以達到400Gbps。IEEE802.3bs定義了使用50Gbps(即25GBaud)PAM-4信令的400GbE的電氣規範。
PAM-4具有4種數字幅度電平,如圖1所示。與NRZ相比,PAM-4的優勢是每個電平或符碼都包含兩個信息比特,在相同的波特率下,吞吐量是NRZ的兩倍。

圖1:NRZ與PAM-4的對比。在相同的波特率下,PAM-4的吞吐量是NRZ的兩倍。
考慮電源完整性的關鍵設計實現
一旦PDN上shang的de開kai關guan噪zao聲sheng耦ou合he至zhi收shou發fa器qi集ji成cheng電dian路lu的de電dian源yuan層ceng,傳chuan輸shu信xin號hao中zhong將jiang感gan應ying到dao抖dou動dong,這zhe可ke能neng會hui增zeng加jia接jie收shou集ji成cheng電dian路lu中zhong的de比bi特te誤wu碼ma率lv。為wei了le讓rang噪zao聲sheng紋wen波bo保bao持chi在zai較jiao小xiao水shui平ping,符fu合he設she計ji規gui範fan,PDN阻抗應低於目標阻抗。目標阻抗由公式1決定。

為了最大限度降低PDN阻抗,要特別關注去耦電容、互連電感和電源平麵電容等印刷電路板元件。去耦電容應安裝在靠近高速收發器電源引腳的位置,以減少PDN阻抗,進而在噪聲耦合進收發器集成電路封裝電源平麵之前,減小來自外部源(如穩壓器和其它開關集成電路)的噪聲。高速收發器電源引腳的噪聲將低於10mVpp。為Xilinx FPGA上的高速收發器電源引腳推薦的最小電容數量如圖2所示,在靠近每個高速收發器電源組(即MGTAVCC、MGTAVTT和MGTVCCAUX)的位置都安裝了1個4.7uF陶瓷電容器。

圖2:為Xilinx FPGA上的高速收發器電源引腳推薦的電容數量。
當互連電感減少時,PDN阻抗會相應降低。互連電感主要由走線(連接電容器的貼裝焊盤與過孔)的寄生電感引起。根據圖3所示的印刷電路板的剖麵圖,每個互連回路(圖中標示為回路1、2、3)中都會形成互連電感。去耦電容器要盡量安裝在靠近集成電路電源引腳的位置,以最大限度減小互連電感。

圖3:印刷電路板內的互連電感。
當印刷電路板疊層中的電源平麵和接地麵之間形成的平麵電容增加時,PDN阻抗會降低。參見圖4所示的平麵電容基礎模型和公式2,通過減少平行麵之間的厚度,增加電源平麵與接地麵之間並行麵的麵積,或使用具有較大介電常數的基片,電容會相應升高。

圖4:印刷電路板疊層中的平麵電容基礎模型。

考慮信號完整性的關鍵設計實現
根據指南,印刷電路板上走線長度達到8英寸的PAM-4通道在14GHz和28GHz分別具有低於10dB和20dB的插入損耗,從而在收發器之間實現無縫數據通信。下麵我們將從信號完整性的視角討論7個關鍵設計實踐。
1.為印刷電路板基片選擇低損耗材料
根據介電特性(例如損耗正切和介電損耗),印刷電路板基片介電材料可以分為3類。如表1表示,高損耗材料(如Nelco N4000-6)的損耗正切值超過0.02,介電常數超過4;中等損耗材料(如Isola FR408)的損耗正切值約為0.01,介電常數在3和4之間;低損耗材料(如Duroid 5870)的損耗正切值約為0.001,介電常數低於3。介電衰減與損耗正切和介電常數的平方根成正比,如公式3所示。

表1:介電材料種類。

利用公式1在14GHz頻率和8英寸走線長度條件下進行計算,從結果可見,高、中和低損耗材料的介電衰減分別為12.35dB、4.91dB和0.47dB。之前已經提到,在14GHz頻率、8英寸走線長度條件下,插入損耗低於10dB,應選擇較低損耗的材料,以便為其它通道損耗留出裕量。
2.最大限度減少過孔殘樁
當使用過孔來連接印刷電路板走線至集成電路時,應使用盲孔或反鑽孔(如圖5所示),以最大限度減少殘樁長度,進而提高1/4波諧振頻率,增加物理層鏈路的帶寬。參考公式4,1/4波諧振頻率與殘樁長度成反比。重新排列公式4和5,對於使用低損耗材料的印刷電路板上的50Gbps(即25GBaud/s)PAM-4傳輸,
為2.33,最大殘樁長度可以達到大約16mil。

圖5:盲孔或反鑽孔。

3.最大限度減少交流耦合電容器表麵貼裝焊盤造成的阻抗失配
與印刷電路板走線相比,交流耦合電容器表麵貼裝焊盤使用的銅片更寬。例如,0402封裝中的電容器貼裝焊盤寬度為20mil,而0603封裝的焊盤寬度為30mil。圖6顯示了與100Ω差分走線(differential trace)串聯的電容器表麵貼裝焊盤的3D模型,從圖中可以看出,沿著這些6mil寬的銅片走線傳播的信號,一旦到達更寬的銅片焊盤(例如0603封裝的30mil寬度),會遇到阻抗不連續性。根據公式6和7,銅片的橫截麵積越大,電容就越大,導致傳輸線特征阻抗出現電容不連續性(如下降)。
從圖7的時域反射計(TDR)和Sdd21曲線可知,焊盤越寬,阻抗不連續性就越大,這種不連續性會產生更嚴重的信號反射,進而引起更大的插入損耗。0603和0402在14GHz時的衰減分別為1.2dB和0.4dB,至少兩倍於0201(即0.2dB)的情況。因此,設計師應該使用封裝更小的電容器,例如0201(即10mil寬焊盤)來最大限度減小不連續性。



圖6:使用Keysight EMPro建模電容表麵貼裝焊盤與差分走線串聯。

圖7:使用Keysight EMPro仿真不同表麵貼裝焊盤寬度的TDR和Sdd21與500mil長的印刷電路板走線串聯。
4.提供連續參考麵
當印刷電路板走線跨越2個分離平麵之間的間隙時(圖8粗黑線所示),會遇到電感阻抗不連續性或瑕疵參考。這一現象可用公式(6)和(8)分別確定。為了研究瑕疵參考的影響,在EMPro中創建並仿真跨越分離平麵的傳輸線3D模型,如圖9所示。微帶差分走線跨越了100mil長和250mil寬的間隙。間隙深度為微帶差分走線與第3層固體麵的間距。跨越間隙時,走線與參考底麵之間的距離會增加(即電流返回路徑變長),導致電感升高,從而引起間隙的走線阻抗增加。圖10中的TDR和Sdd21曲(qu)線(xian)證(zheng)實(shi)了(le)非(fei)固(gu)體(ti)參(can)考(kao)麵(mian)對(dui)信(xin)號(hao)完(wan)整(zheng)性(xing)的(de)負(fu)麵(mian)影(ying)響(xiang),跨(kua)越(yue)分(fen)離(li)麵(mian)會(hui)產(chan)生(sheng)更(geng)大(da)的(de)電(dian)感(gan)阻(zu)抗(kang)不(bu)連(lian)續(xu)性(xing),進(jin)而(er)導(dao)致(zhi)更(geng)高(gao)的(de)插(cha)入(ru)損(sun)耗(hao)。因(yin)此(ci),確(que)保(bao)固(gu)體(ti)參(can)考(kao)麵(mian)覆(fu)蓋(gai)整(zheng)個(ge)走(zou)線(xian)長(chang)度(du)路(lu)徑(jing)十(shi)分(fen)重(zhong)要(yao)。

圖8:印刷電路板俯視圖:信號跨越分離麵。

式中: L = 銅走線的寄生電感(nH); d = 銅走線和參考底麵之間的距離(cm); w = 銅走線寬度(cm); t = 銅走線厚度(cm); x = 銅走線長度(cm)。

圖9:Keysight EMPro中差分走線跨越分離麵的模型。

圖10:使用Keysight EMPro仿真、帶固體參考麵並跨越分離麵的500mil長印刷電路板走線的TDR和Sdd21。
5.最大限度減少信號串擾
串擾會引起受擾信號出現噪聲感應,從而導致接收集成電路的誤碼增加。因此,帶狀線上使用非交叉布線,因為FEXT相比NEXT更低;而在微帶線上使用交叉布線,因為與FEXT相比NEXT更低。除此之外,差分對間間隔應至少是走線寬度的三倍。
6.差分對內偏移
印(yin)刷(shua)電(dian)路(lu)板(ban)走(zou)線(xian)中(zhong)的(de)差(cha)分(fen)對(dui)內(nei)偏(pian)移(yi)會(hui)帶(dai)來(lai)更(geng)高(gao)的(de)插(cha)入(ru)損(sun)耗(hao),從(cong)而(er)增(zeng)加(jia)物(wu)理(li)層(ceng)鏈(lian)路(lu)的(de)誤(wu)碼(ma)率(lv)。由(you)於(yu)反(fan)相(xiang)和(he)非(fei)反(fan)相(xiang)信(xin)號(hao)的(de)相(xiang)位(wei)並(bing)不(bu)是(shi)正(zheng)好(hao)相(xiang)差(cha)180度,所以差分模式中的眼高度會變小。圖11中的Sdd21曲線顯示了差分對內偏移對信號完整性的影響,偏移越大,插入損耗越高。因此,每個物理層鏈路的差分對內偏移都應限製在5mil以內,以減少傳輸損耗。可以使用蛇形布線技術來最大限度減少偏移。

圖11:使用Keysight ADS仿真、具有不同差分對內偏移的8英寸長印刷電路板走線的Sdd21。
7.光纖編織
印刷電路板介電基片由編織玻璃纖維與環氧樹脂結合組成。圖12是使用顯微鏡看到的、采用纖維編織樣式106和7628製成的印刷電路板基片的俯視圖。淺棕色粗線是玻璃纖維編織部分,黑色的方塊是環氧樹脂。編號更高的玻璃纖維樣式,如7628,可以實現更密集的玻璃纖維編織。

圖12:印刷電路板的介電基片是利用玻璃纖維樣式106和7628編織的纖維織物。
玻璃纖維與環氧樹脂的介電屬性截然不同。例如,NE玻璃纖維的介電常數(Dk)和損耗正切(Df)分別為4.4和0.0006,E玻璃纖維的Dk和Df分別為6.6和0.0012。而環氧樹脂的Dk為3.2,遠yuan遠yuan低di於yu玻bo璃li纖xian維wei的de對dui應ying值zhi。當dang使shi用yong較jiao為wei稀xi疏shu的de纖xian維wei編bian織zhi做zuo基ji片pian時shi,印yin刷shua電dian路lu板ban走zou線xian能neng夠gou更geng頻pin繁fan地di穿chuan過guo樹shu脂zhi和he玻bo璃li纖xian維wei的de不bu同tong區qu域yu。結jie果guo就jiu是shi,信xin號hao沿yan著zhe走zou線xian從cong發fa送song端duan傳chuan輸shu到dao接jie收shou端duan,其qi速su度du或huo傳chuan播bo時shi延yan經jing常chang會hui發fa生sheng變bian化hua。它ta們men之zhi間jian的de關guan係xi可ke以yi通tong過guo公gong式shi9來說明。

式中: V = 信號在印刷電路板上的速度(英寸/ns); C = 光速(約12英寸/ns);
= 介電常數。
這種情況為50Gbps信xin號hao傳chuan輸shu帶dai來lai了le巨ju大da挑tiao戰zhan。例li如ru,在zai最zui壞huai情qing況kuang下xia,非fei反fan相xiang信xin號hao走zou線xian可ke能neng穿chuan過guo玻bo璃li纖xian維wei但dan沒mei有you穿chuan過guo環huan氧yang樹shu脂zhi,而er反fan相xiang信xin號hao的de走zou線xian可ke能neng穿chuan過guo很hen多duo樹shu脂zhi區qu域yu。結jie果guo,由you於yu反fan相xiang信xin號hao遇yu到dao不bu斷duan變bian化hua的de傳chuan播bo時shi延yan,非fei反fan相xiang信xin號hao與yu反fan相xiang信xin號hao之zhi間jian的de相xiang位wei差cha在zai接jie收shou端duan一yi般ban會hui遠yuan遠yuan小xiao於yu180o。shangshengyanhexiajiangyanzhijiandedapianyihuocuowei,daozhiyantukuanduhegaodujianshao。erqie,jieshouduanhuichuxiangaowumalv。yinci,jiejuebanfajiushicaiyonggengmijidexianweibianzhi。
布局後的通道仿真
一旦按照上述關鍵實踐完成了印刷電路板布局設計,布局文件將導入Keysight EMPro進行3DEM仿真。選擇圖13中突出顯示的8英寸長差分走線進行s參數抽取,將其導入Keysight ADS進行布局後PAM-4通道仿真。圖14中的插入損耗曲線顯示提取的差分走線符合規定的閾值,即在14GHz時低於10dB,在28GHz時低於20dB。

圖13:選擇差分走線用於3DEM仿真。

圖14:印刷電路板上所選PAM-4差分走線的插入損耗曲線。
圖15顯示了使用Keysight ADS生成的通道分析拓撲,兩個25GBaud/s的PAM-2信號注入壓控電壓源以生成PAM-4信號。PAM-4波形的傳播路徑為:發射端封裝、8英寸PCB走線(即圖13中顯示的傳輸線)、接收端封裝,最後是接收端。在發射端,信號幅度和上升/下降時間分別為1.2Vpp和16ps。PAM-4信號的最小眼寬和眼高分別為1/4單位間隔(即25GBaud/s數據速率下為10ps)和50mV。如圖16所示,PAM-4眼圖有4個數字幅度電平,因此有3個眼圖。在啟用決策反饋均衡(DFE)前,接收端信號的眼高和眼寬分別為60mV和14ps。一旦啟用接收端的6接頭DFE,眼圖幾乎變大一倍(即140mV眼高和23ps眼寬)。結(jie)果(guo)符(fu)合(he)指(zhi)南(nan)中(zhong)的(de)技(ji)術(shu)指(zhi)標(biao)。均(jun)衡(heng)方(fang)案(an)的(de)選(xuan)擇(ze)和(he)接(jie)頭(tou)的(de)調(tiao)節(jie)很(hen)大(da)程(cheng)度(du)上(shang)取(qu)決(jue)於(yu)通(tong)道(dao)的(de)插(cha)入(ru)損(sun)耗(hao)或(huo)頻(pin)率(lv)響(xiang)應(ying)。我(wo)們(men)進(jin)行(xing)了(le)多(duo)次(ci)嚐(chang)試(shi)來(lai)獲(huo)得(de)更(geng)好(hao)的(de)開(kai)眼(yan)結(jie)果(guo)。

圖15:使用Keysight ADS在25GBaud/s下進行布局後PAM-4通道仿真。

圖16:從圖15中的通道仿真結果得到的接收端眼圖。
結論
工程師在設計印刷電路板PAM-4物理層通道時,應謹慎借鑒本文討論的所有關鍵實踐。實施50Gbps PAM-4物理層鏈路時必須嚴格要求,確保在高速收發器之間實現穩定的通信。
作者:Chang Fei Yee,Keysight公司
本文轉載自《電子技術設計》。
推薦閱讀:
特別推薦
- 噪聲中提取真值!瑞盟科技推出MSA2240電流檢測芯片賦能多元高端測量場景
- 10MHz高頻運行!氮矽科技發布集成驅動GaN芯片,助力電源能效再攀新高
- 失真度僅0.002%!力芯微推出超低內阻、超低失真4PST模擬開關
- 一“芯”雙電!聖邦微電子發布雙輸出電源芯片,簡化AFE與音頻設計
- 一機適配萬端:金升陽推出1200W可編程電源,賦能高端裝備製造
技術文章更多>>
- 築基AI4S:摩爾線程全功能GPU加速中國生命科學自主生態
- 一秒檢測,成本降至萬分之一,光引科技把幾十萬的台式光譜儀“搬”到了手腕上
- AI服務器電源機櫃Power Rack HVDC MW級測試方案
- 突破工藝邊界,奎芯科技LPDDR5X IP矽驗證通過,速率達9600Mbps
- 通過直接、準確、自動測量超低範圍的氯殘留來推動反滲透膜保護
技術白皮書下載更多>>
- 車規與基於V2X的車輛協同主動避撞技術展望
- 數字隔離助力新能源汽車安全隔離的新挑戰
- 汽車模塊拋負載的解決方案
- 車用連接器的安全創新應用
- Melexis Actuators Business Unit
- Position / Current Sensors - Triaxis Hall
熱門搜索



