電路技術詳解:SDRAM電路設計
發布時間:2015-03-07 責任編輯:sherryyu
【導讀】什麼是SDRAM,SDRAM電路的設計原理是什麼?在了解SDRAM電路設計時應先從哪裏開始入手呢?本文將從這幾個方麵詳細深度的為大家講解SDRAM電路設計。
介紹SDRAM電路設計之前先了解下SDRAM的尋址原理。SDRAMneibushiyigecunchuzhenlie,keyibataxiangxiangchengyigebiaoge,hebiaogedejiansuoyuanliyiyang,xianzhidingxing,zaizhidinglie,jiukeyizhunquezhaodaosuoxuyaodecunchudanyuan,zheshineicunxinpianxunzhidejibenyuanli,zhegebiaogechengweiluojiBank。由於技術、成本等原因,不可能隻做一個全容量的Bank,而且由於SDRAM工作原理限製,單一的Bank會造成非常嚴重的尋址衝突,大幅降低內存效率,所以在SDRAM內部分割成多個Bank,目前的SDRAM基本都是4個Bank。存儲陣列示意如圖1所示:

圖1 SDRAM存儲陣列示意圖

圖2 SDRAM引腳配置方案
圖2是S3C2440A手冊提供的SDRAM bank地址的配置方案,維護係統使用的SDRAM是HY57V561620FTP-H,它的規格是4*4M*16bit(使用兩片是為了配置成32位的總線寬度),BANK大小是4M*16=64MB,總線寬度是32位,器件大小是4*BANK大小=256Mb,寄存器配置就是(4M*16*4B)*2,根據圖2可知,SDRAM上的BANK地址引腳(BA[1:0])與S3C2440的A[25:24]相連。

圖3 S3C2440A控製地址總線連接
圖3是寄存器控製地址總線連接方式,我們使用2片SDRAM配置成32位的總線寬度,所以SDRAM上的A[12:0]接到S3C2440的A[14:2]引腳。具體的SDRAM電路連接如圖4所示:

圖4 SDRAM電路連接圖
SDRAM的地址引腳是複用的,在讀寫SDRAMcunchudanyuanshi,caozuoguochengshijiangduxiedizhifenliangcishurudaoxinpianzhong,meiyiciyoutongyizudizhixiansongru,liangcisongrudaoxinpianshangqudedizhifenbiechengweixingdizhiheliedizhi,tamenbeisuocundaoxinpianneibudexingdizhisuocunqiheliedizhisuocunqi。xiamianshigaixinpiandebufenxinhaoshuoming:
nSRAS:SDRAM行地址選通信號
nSCAS:SDRAM列地址選通信號
nSCS:SDRAM芯片選擇信號(選用Bank6作為sdram空間,也可以選擇Bank7)
nWBE[3:0]:SDRAM數據屏蔽信號
SCLK0[1]:SDRAM時鍾信號
SCKE:SDRAM時鍾允許信號
LDATA[0:31]:32位數據信號
LADDR[2:14]:行列地址線
LADDR[25:24]:bank選擇線
特別推薦
- 噪聲中提取真值!瑞盟科技推出MSA2240電流檢測芯片賦能多元高端測量場景
- 10MHz高頻運行!氮矽科技發布集成驅動GaN芯片,助力電源能效再攀新高
- 失真度僅0.002%!力芯微推出超低內阻、超低失真4PST模擬開關
- 一“芯”雙電!聖邦微電子發布雙輸出電源芯片,簡化AFE與音頻設計
- 一機適配萬端:金升陽推出1200W可編程電源,賦能高端裝備製造
技術文章更多>>
- 貿澤EIT係列新一期,探索AI如何重塑日常科技與用戶體驗
- 算力爆發遇上電源革新,大聯大世平集團攜手晶豐明源線上研討會解鎖應用落地
- 創新不止,創芯不已:第六屆ICDIA創芯展8月南京盛大啟幕!
- AI時代,為什麼存儲基礎設施的可靠性決定數據中心的經濟效益
- 矽典微ONELAB開發係列:為毫米波算法開發者打造的全棧工具鏈
技術白皮書下載更多>>
- 車規與基於V2X的車輛協同主動避撞技術展望
- 數字隔離助力新能源汽車安全隔離的新挑戰
- 汽車模塊拋負載的解決方案
- 車用連接器的安全創新應用
- Melexis Actuators Business Unit
- Position / Current Sensors - Triaxis Hall
熱門搜索



