擴展探頭帶寬以提高信號保真度
發布時間:2011-11-18
中心議題:
由於存儲器設計日趨複雜和緊湊,數據速率越來越高,使用BGA探頭探測DDR DRAM越來越受歡迎並已成為一種需求。DDR3和DDR4數據速率從800MT/s增加到約3200MT/s。存儲器係統設計人員正極為關注當前BGA探測設計能否滿足高帶寬要求,以實現最佳的信號保真度。信號保真度對於根據JEDEC規範進行精確DDR一致性測量非常重要。此外,存儲器設計人員還需進行信號完整性測量以完成裕量測試。而且,消除DDR BGA探頭探測效應後的裕量可用於設計中容限更低的元器件。本文將介紹一種新的、可擴展DDR BGA探頭帶寬的探頭校正方法,以增加信號完整性測試的裕量,並最大程度降低DDR BGA探頭引起的誤差。
存儲器係統設計現已呈現出封裝變小、容量增大及功耗降低的趨勢。設計越來越緊湊,而數據傳輸速率則由DDR3提高到DDR4。這需要尺寸更小的嵌入式電路板設計,意味著將在更小的電路板空間上放置觸點或連接器以探測關鍵的DDR信號(時鍾、選通和數據),進(jin)而(er)完(wan)成(cheng)驗(yan)證(zheng)和(he)測(ce)試(shi)。對(dui)於(yu)設(she)計(ji)人(ren)員(yuan)來(lai)說(shuo),探(tan)測(ce)已(yi)經(jing)成(cheng)為(wei)一(yi)項(xiang)極(ji)具(ju)挑(tiao)戰(zhan)性(xing)的(de)任(ren)務(wu)。在(zai)不(bu)合(he)適(shi)的(de)位(wei)置(zhi)進(jin)行(xing)探(tan)測(ce)會(hui)導(dao)致(zhi)反(fan)射(she)和(he)測(ce)量(liang)結(jie)果(guo)失(shi)真(zhen)。在(zai)係(xi)統(tong)中(zhong)誤(wu)放(fang)置(zhi)探(tan)頭(tou)會(hui)增(zeng)加(jia)係(xi)統(tong)負(fu)荷(he)及(ji)影(ying)響(xiang)信(xin)號(hao)保(bao)真(zhen)度(du),並(bing)將(jiang)導(dao)致(zhi)轉(zhuan)換(huan)速(su)率(lv)、上升時間、建立和保持時間等測量誤差。為幫助克服這一探測挑戰,工程師目前采用DDR BGA探測。DDR BGA探頭所設計的獨占空間(KOV)很小,在尺寸上與DRAM十分接近,並可支持示波器訪問存儲器件DRAM中的信號,以進行信號完整性測量(圖1)。這一使用模式要求將BGA探頭焊接到係統上,以及將DRAM焊接到BGA探頭上。焊接需要通過BGA返修台完成。BGA探頭兩端的示波器焊盤提供示波器與焊入式探頭的連接。
DDR BGA探頭支持接近2GHz的標稱帶寬。BGA探頭需要接近8GHz的帶寬,以支持DDR3和DDR4達1600MT/s以上的數據速率。使用探頭校正方法稍加補償之後,BGA探頭便能糾正由探頭損耗特性引起的幅度和帶寬損耗。BGA探頭導致的損耗在高數據速率(1600MT/s以上)探測時更為明顯。以前的探頭校正方法允許用戶通過波形變換軟件在示波器中應用傳遞函數,以便對BGA探頭進行補償。可以利用BGA探頭和焊入式探頭的S參數文件構建傳遞函數文件,BGA探頭的S參數文件可以通過矢量網絡分析儀(VNA)、時域反射計(TDR)或仿真軟件直接測量獲得。該方法十分高效,但要求用戶熟悉測量設備或仿真工具及轉換軟件。
使用示波器的最新探頭校正方法支持用戶對DDR BGA探頭進行從探針到示波器的精確交流校準,且無需VNA或TDR等其他儀器。示波器通過輸出一個快速邊沿來進行交流校準。Agilent 90000X係列示波器可輸出15ps邊沿來完整表征VSource、VIn和VOut(其中包括探頭負載特性),並且可將測量所得信息合成到一個用於DDR BGA探測設置的定製校正濾波器。這種方法允許用戶對BGA探頭上的每個信號進行探測校正,並消除因製造變化而產生的探頭特性。
[page]
DDR BGA探頭校正程序
要想確定應用於單個探頭的校正,需要對探頭進行定性分析。進行DDR BGA探頭校正需要設置直通夾具,然後使用示波器進行交流校準。使用直通夾具設置BGA探頭的步驟為(圖2):將焊珠應用於BGA探頭外行的所有接地(VSS)信號;將焊珠應用於BGA探頭上一個需要探頭校正的信號;通過在大塊陶瓷上輕輕摩擦BGA探頭,將焊珠弄平;切下兩塊z軸連接材料(彈性觸點)並將其用膠帶粘到直通夾具的兩端,以便在焊珠和直通夾具之間提供接觸;借助顯微鏡,將BGA探頭平整置於直通夾具的頂部。這樣,隻有感興趣的信號接觸傳輸線,且所有接地珠通過彈性觸點連接到直通夾具的接地端;連接直通夾具與示波器的通道輸入端,並通過SMA電纜將CAL從示波器饋送到直通夾具;將探頭焊接到BGA探頭上的示波器焊盤,並連接到一個通道輸入端。Vin被定義為BGA探測點上BGA探頭加載的信號;VOut是BGA探頭輸出的信號;Vout/Vin校正,探頭輸出端信號是當前信號的精確表現,與探測時完全一致。
可以通過PrecisionProbe軟件使用安捷倫示波器進行交流校準。PrecisionProbe軟件通過Infiniinium係列示波器表征和補償定製探頭。PrecisionProbe表征BGA探頭的頻率響應(VOut/VIn或VOut/VSrc),然後生成加載到示波器硬件的定製濾波器,從而確保BGA探頭具有平坦的頻率響應。DDR BGA探頭損耗將得到補償,並且示波器能夠實現更高的帶寬。除了頻率響應(幅度和相位)測量,PrecisionProbe還hai提ti供gong了le交jiao流liu校xiao準zhun過guo程cheng中zhong生sheng成cheng的de阻zu抗kang圖tu,而er且qie帶dai寬kuan控kong製zhi支zhi持chi用yong戶hu使shi用yong濾lv波bo器qi移yi除chu不bu期qi望wang的de高gao頻pin噪zao聲sheng。該gai探tan頭tou校xiao正zheng方fang法fa可ke支zhi持chi用yong戶hu仿fang真zhen理li想xiang探tan頭tou,而er無wu需xu耗hao費fei大da量liang的de工gong程cheng時shi間jian和he資zi金jin來lai進jin行xing設she計ji。
DDR技術低成本和低功耗的優點使其在移動應用領域廣受青睞。由於移動行業呈現出小尺寸、存儲器高數據傳輸速率的設計和技術發展特點,因此,如果沒有可以直接訪問DRAM焊珠上DDR信號的器件,存儲器驗證將很難完成。DDR BGA探頭可幫助存儲器設計人員訪問DDR信號,使用示波器來進行信號完整性測量,以確保產品符合JEDEC標準。雖然多數探測都以滿足被測信號帶寬要求為目的,但是尺寸及設計與製造成本等其他因素也需進行衡量。借助探頭校正工具(例如安捷倫PrecisionProbe),存儲器設計人員通過使用現有DDR BGA探頭設計便可輕 鬆過度到新的DDR技術。使用DDR BGA探頭測量高速存儲器(1600MT/s以上的DDR3和DDR4存儲器技術)需要使用PrecisionProbe軟件,以便擴展帶寬並增加信號完整性測試的裕量。生成傳遞函數模型時,需要關注源端和接收端阻抗、傳輸線長度、損耗和特性阻抗等極易影響性能的其他係統參數。使用這些器件評估波形(尤其是高比特率係統),需要結合使用去嵌入軟件(如安捷倫PrecisionProbe)和InfiniiSim(波形變換工具套件)。
- 擴展探頭帶寬以提高信號保真度
- 利用DDR BGA探頭校正程序
- 通過PrecisionProbe軟件使用安捷倫示波器進行交流校準
由於存儲器設計日趨複雜和緊湊,數據速率越來越高,使用BGA探頭探測DDR DRAM越來越受歡迎並已成為一種需求。DDR3和DDR4數據速率從800MT/s增加到約3200MT/s。存儲器係統設計人員正極為關注當前BGA探測設計能否滿足高帶寬要求,以實現最佳的信號保真度。信號保真度對於根據JEDEC規範進行精確DDR一致性測量非常重要。此外,存儲器設計人員還需進行信號完整性測量以完成裕量測試。而且,消除DDR BGA探頭探測效應後的裕量可用於設計中容限更低的元器件。本文將介紹一種新的、可擴展DDR BGA探頭帶寬的探頭校正方法,以增加信號完整性測試的裕量,並最大程度降低DDR BGA探頭引起的誤差。
存儲器係統設計現已呈現出封裝變小、容量增大及功耗降低的趨勢。設計越來越緊湊,而數據傳輸速率則由DDR3提高到DDR4。這需要尺寸更小的嵌入式電路板設計,意味著將在更小的電路板空間上放置觸點或連接器以探測關鍵的DDR信號(時鍾、選通和數據),進(jin)而(er)完(wan)成(cheng)驗(yan)證(zheng)和(he)測(ce)試(shi)。對(dui)於(yu)設(she)計(ji)人(ren)員(yuan)來(lai)說(shuo),探(tan)測(ce)已(yi)經(jing)成(cheng)為(wei)一(yi)項(xiang)極(ji)具(ju)挑(tiao)戰(zhan)性(xing)的(de)任(ren)務(wu)。在(zai)不(bu)合(he)適(shi)的(de)位(wei)置(zhi)進(jin)行(xing)探(tan)測(ce)會(hui)導(dao)致(zhi)反(fan)射(she)和(he)測(ce)量(liang)結(jie)果(guo)失(shi)真(zhen)。在(zai)係(xi)統(tong)中(zhong)誤(wu)放(fang)置(zhi)探(tan)頭(tou)會(hui)增(zeng)加(jia)係(xi)統(tong)負(fu)荷(he)及(ji)影(ying)響(xiang)信(xin)號(hao)保(bao)真(zhen)度(du),並(bing)將(jiang)導(dao)致(zhi)轉(zhuan)換(huan)速(su)率(lv)、上升時間、建立和保持時間等測量誤差。為幫助克服這一探測挑戰,工程師目前采用DDR BGA探測。DDR BGA探頭所設計的獨占空間(KOV)很小,在尺寸上與DRAM十分接近,並可支持示波器訪問存儲器件DRAM中的信號,以進行信號完整性測量(圖1)。這一使用模式要求將BGA探頭焊接到係統上,以及將DRAM焊接到BGA探頭上。焊接需要通過BGA返修台完成。BGA探頭兩端的示波器焊盤提供示波器與焊入式探頭的連接。
DDR BGA探頭支持接近2GHz的標稱帶寬。BGA探頭需要接近8GHz的帶寬,以支持DDR3和DDR4達1600MT/s以上的數據速率。使用探頭校正方法稍加補償之後,BGA探頭便能糾正由探頭損耗特性引起的幅度和帶寬損耗。BGA探頭導致的損耗在高數據速率(1600MT/s以上)探測時更為明顯。以前的探頭校正方法允許用戶通過波形變換軟件在示波器中應用傳遞函數,以便對BGA探頭進行補償。可以利用BGA探頭和焊入式探頭的S參數文件構建傳遞函數文件,BGA探頭的S參數文件可以通過矢量網絡分析儀(VNA)、時域反射計(TDR)或仿真軟件直接測量獲得。該方法十分高效,但要求用戶熟悉測量設備或仿真工具及轉換軟件。
使用示波器的最新探頭校正方法支持用戶對DDR BGA探頭進行從探針到示波器的精確交流校準,且無需VNA或TDR等其他儀器。示波器通過輸出一個快速邊沿來進行交流校準。Agilent 90000X係列示波器可輸出15ps邊沿來完整表征VSource、VIn和VOut(其中包括探頭負載特性),並且可將測量所得信息合成到一個用於DDR BGA探測設置的定製校正濾波器。這種方法允許用戶對BGA探頭上的每個信號進行探測校正,並消除因製造變化而產生的探頭特性。
[page]
DDR BGA探頭校正程序
要想確定應用於單個探頭的校正,需要對探頭進行定性分析。進行DDR BGA探頭校正需要設置直通夾具,然後使用示波器進行交流校準。使用直通夾具設置BGA探頭的步驟為(圖2):將焊珠應用於BGA探頭外行的所有接地(VSS)信號;將焊珠應用於BGA探頭上一個需要探頭校正的信號;通過在大塊陶瓷上輕輕摩擦BGA探頭,將焊珠弄平;切下兩塊z軸連接材料(彈性觸點)並將其用膠帶粘到直通夾具的兩端,以便在焊珠和直通夾具之間提供接觸;借助顯微鏡,將BGA探頭平整置於直通夾具的頂部。這樣,隻有感興趣的信號接觸傳輸線,且所有接地珠通過彈性觸點連接到直通夾具的接地端;連接直通夾具與示波器的通道輸入端,並通過SMA電纜將CAL從示波器饋送到直通夾具;將探頭焊接到BGA探頭上的示波器焊盤,並連接到一個通道輸入端。Vin被定義為BGA探測點上BGA探頭加載的信號;VOut是BGA探頭輸出的信號;Vout/Vin校正,探頭輸出端信號是當前信號的精確表現,與探測時完全一致。
可以通過PrecisionProbe軟件使用安捷倫示波器進行交流校準。PrecisionProbe軟件通過Infiniinium係列示波器表征和補償定製探頭。PrecisionProbe表征BGA探頭的頻率響應(VOut/VIn或VOut/VSrc),然後生成加載到示波器硬件的定製濾波器,從而確保BGA探頭具有平坦的頻率響應。DDR BGA探頭損耗將得到補償,並且示波器能夠實現更高的帶寬。除了頻率響應(幅度和相位)測量,PrecisionProbe還hai提ti供gong了le交jiao流liu校xiao準zhun過guo程cheng中zhong生sheng成cheng的de阻zu抗kang圖tu,而er且qie帶dai寬kuan控kong製zhi支zhi持chi用yong戶hu使shi用yong濾lv波bo器qi移yi除chu不bu期qi望wang的de高gao頻pin噪zao聲sheng。該gai探tan頭tou校xiao正zheng方fang法fa可ke支zhi持chi用yong戶hu仿fang真zhen理li想xiang探tan頭tou,而er無wu需xu耗hao費fei大da量liang的de工gong程cheng時shi間jian和he資zi金jin來lai進jin行xing設she計ji。
DDR技術低成本和低功耗的優點使其在移動應用領域廣受青睞。由於移動行業呈現出小尺寸、存儲器高數據傳輸速率的設計和技術發展特點,因此,如果沒有可以直接訪問DRAM焊珠上DDR信號的器件,存儲器驗證將很難完成。DDR BGA探頭可幫助存儲器設計人員訪問DDR信號,使用示波器來進行信號完整性測量,以確保產品符合JEDEC標準。雖然多數探測都以滿足被測信號帶寬要求為目的,但是尺寸及設計與製造成本等其他因素也需進行衡量。借助探頭校正工具(例如安捷倫PrecisionProbe),存儲器設計人員通過使用現有DDR BGA探頭設計便可輕 鬆過度到新的DDR技術。使用DDR BGA探頭測量高速存儲器(1600MT/s以上的DDR3和DDR4存儲器技術)需要使用PrecisionProbe軟件,以便擴展帶寬並增加信號完整性測試的裕量。生成傳遞函數模型時,需要關注源端和接收端阻抗、傳輸線長度、損耗和特性阻抗等極易影響性能的其他係統參數。使用這些器件評估波形(尤其是高比特率係統),需要結合使用去嵌入軟件(如安捷倫PrecisionProbe)和InfiniiSim(波形變換工具套件)。
特別推薦
- 噪聲中提取真值!瑞盟科技推出MSA2240電流檢測芯片賦能多元高端測量場景
- 10MHz高頻運行!氮矽科技發布集成驅動GaN芯片,助力電源能效再攀新高
- 失真度僅0.002%!力芯微推出超低內阻、超低失真4PST模擬開關
- 一“芯”雙電!聖邦微電子發布雙輸出電源芯片,簡化AFE與音頻設計
- 一機適配萬端:金升陽推出1200W可編程電源,賦能高端裝備製造
技術文章更多>>
- 2026藍牙亞洲大會暨展覽在深啟幕
- 新市場與新場景推動嵌入式係統研發走向統一開發平台
- 維智捷發布中國願景
- 2秒啟動係統 • 資源受限下HMI最優解,米爾RK3506開發板× LVGL Demo演示
- H橋降壓-升壓電路中的交替控製與帶寬優化
技術白皮書下載更多>>
- 車規與基於V2X的車輛協同主動避撞技術展望
- 數字隔離助力新能源汽車安全隔離的新挑戰
- 汽車模塊拋負載的解決方案
- 車用連接器的安全創新應用
- Melexis Actuators Business Unit
- Position / Current Sensors - Triaxis Hall
熱門搜索
Tektronix
Thunderbolt
TI
TOREX
TTI
TVS
UPS電源
USB3.0
USB 3.0主控芯片
USB傳輸速度
usb存儲器
USB連接器
VGA連接器
Vishay
WCDMA功放
WCDMA基帶
Wi-Fi
Wi-Fi芯片
window8
WPG
XILINX
Zigbee
ZigBee Pro
安規電容
按鈕開關
白色家電
保護器件
保險絲管
北鬥定位
北高智

