原子層澱積技術
發布時間:2010-06-22
中心議題:
原子層澱積(ALD)技術正逐漸成為了微電子器件製造領域的必須。ALD技術於1977年首次由TuomoSuntola博士發明,他利用ZnC12和H2S來澱積應用於電致發光器件中的硫化鋅薄膜。多年來,原子層澱積技術的應用範圍涉及從液晶顯示麵板(LCDpanel)到工業塗層等多種領域,目前,該技術正被開拓到先進微電子製造工藝中,例如製備用於晶體管柵堆垛及電容器中的高k介質和金屬薄膜、銅阻擋/籽晶膜、刻蝕終止層、多種間隙層和薄膜擴散阻擋層、磁頭以及非揮發存儲器等。
ALD相比傳統的MOCVD和PVD等澱積工藝具有先天的優勢。它充分利用表麵飽和反應(surfacesaturationreactions),tianshengjubeihoudukongzhihegaodudewendingxingneng,duiwenduhefanyingwutongliangdebianhuabutaimingan。zheyangdedaodebomojijuyougaochunduyoujuyougaomidu,jipingzhengyoujuyougaodudebaoxingxing,jishiduiyuzongkuanbigaoda100:1的結構也可實現良好的階梯覆蓋。ALD也順應工業界向更低的熱預算發展的趨勢,多數工藝都可以在400攝氏度以下進行,而傳統的化學氣相澱積工藝要在500攝氏度以上完成。
ALD的基本原理
ALD的(de)基(ji)本(ben)步(bu)驟(zhou)如(ru)圖(tu)一(yi)所(suo)示(shi)。這(zhe)種(zhong)澱(dian)積(ji)過(guo)程(cheng)是(shi)在(zai)經(jing)過(guo)活(huo)性(xing)表(biao)麵(mian)處(chu)理(li)的(de)襯(chen)底(di)上(shang)進(jin)行(xing)的(de)。首(shou)先(xian)將(jiang)第(di)一(yi)種(zhong)反(fan)應(ying)物(wu)引(yin)入(ru)反(fan)應(ying)室(shi)使(shi)之(zhi)發(fa)生(sheng)化(hua)學(xue)吸(xi)附(fu),直(zhi)至(zhi)襯(chen)底(di)表(biao)麵(mian)達(da)到(dao)飽(bao)和(he)。過(guo)剩(sheng)的(de)反(fan)應(ying)物(wu)則(ze)被(bei)從(cong)係(xi)統(tong)中(zhong)抽(chou)出(chu)清(qing)除(chu),然(ran)後(hou)將(jiang)第(di)二(er)種(zhong)反(fan)應(ying)物(wu)放(fang)入(ru)反(fan)應(ying)室(shi),使(shi)之(zhi)和(he)襯(chen)底(di)上(shang)被(bei)吸(xi)附(fu)的(de)物(wu)質(zhi)發(fa)生(sheng)反(fan)應(ying)。剩(sheng)餘(yu)的(de)反(fan)應(ying)物(wu)和(he)反(fan)應(ying)副(fu)產(chan)品(pin)將(jiang)再(zai)次(ci)通(tong)過(guo)泵(beng)抽(chou)或(huo)惰(duo)性(xing)氣(qi)體(ti)清(qing)除(chu)的(de)方(fang)法(fa)清(qing)除(chu)幹(gan)淨(jing)。這(zhe)樣(yang)就(jiu)可(ke)得(de)到(dao)目(mu)標(biao)化(hua)合(he)物(wu)的(de)單(dan)層(ceng)飽(bao)和(he)表(biao)麵(mian)。這(zhe)種(zhong)ALD的循環可實現一層接一層的生長從而可以實現對澱積厚度的精確控製。
[page]
由於ALD是(shi)基(ji)於(yu)在(zai)交(jiao)互(hu)反(fan)應(ying)過(guo)程(cheng)中(zhong)的(de)自(zi)約(yue)束(shu)性(xing)生(sheng)長(chang),此(ci)工(gong)藝(yi)必(bi)須(xu)經(jing)過(guo)精(jing)細(xi)的(de)調(tiao)節(jie)來(lai)達(da)到(dao)最(zui)合(he)適(shi)的(de)結(jie)果(guo)。即(ji)使(shi)原(yuan)子(zi)層(ceng)澱(dian)積(ji)唯(wei)一(yi)的(de)表(biao)麵(mian)反(fan)應(ying)特(te)征(zheng)降(jiang)低(di)了(le)正(zheng)常(chang)化(hua)學(xue)氣(qi)相(xiang)澱(dian)積(ji)對(dui)溫(wen)度(du)、壓力和組分的嚴格要求,人們仍然需要優化ALD的參數以實現其準確的厚度控製和超級的保型性。反應室溫度是用來控製表麵飽和的重要參數之一,作為ALD的基礎,反應室溫度起著兩個主要作用:提供原子層澱積反應所需的激活能量和幫助清除單原子層形成過程中的多餘反應物和副產品。單原子層形成最理想的ALD溫度窗口,如圖2所示。ALD工藝窗口與反應物的選擇、yongliangyijiqingchuxixixiangguan。weilehuodewanquandedancengfugai,zuliangdejuyourewendingxingdefanyingwu,jizaifanyingwenduxiabuhuifenjiedefanyingwu,beiyinrudaochendishang。renmenwangwangshiyongguoliangdefanyingwulaiquebaoshixianwanquanfugai。tongchangcaiyongyixiajizhongcanshulaikongzhifanyingwudejiliang:反應物源的溫度、流量、分壓以及這個反應室的壓力。


圖3中的飽和曲線說明了ALD過guo程cheng的de自zi約yue束shu特te性xing。生sheng長chang率lv隨sui脈mai衝chong時shi間jian呈cheng線xian性xing增zeng長chang,直zhi到dao達da到dao飽bao和he條tiao件jian。達da到dao飽bao和he以yi後hou,增zeng長chang率lv為wei常chang數shu,且qie不bu再zai隨sui脈mai衝chong時shi間jian變bian化hua而er變bian化hua。但dan是shi,如ru果guo同tong時shi存cun在zai一yi種zhong寄ji生sheng的deCVD生長成分或反應物的分解的話,增長率就會顯著增加。因而,飽和曲線通常用來確定ALD的純度。ALD生長速率介於每循環0.3埃到1.5埃間。雖然ALD的生長速率在製備很薄的膜(<200埃)時還可以接受,但在用ALD生長厚膜時,生長周期就成為挑戰。
[page]
因為ALD在半導體製造的不同領域都經過評估和采用,所以選擇合適的原始反應物(precursor)就變得日益重要。ALD原始反應物應當具備幾個“理想”的品質,即要具有一定的揮發性和可重複的汽化率;理想情況下不應在反應溫度下發生自身反應或分解;應當極易與補充反應物發生反應;應能產生可揮發的副產品;基於生長速率和成核的原因應具有最佳的配合基尺寸。為了使用方便,原始反應物最好為液體有機金屬物,但是薄膜的性質和應用指標(如雜質含量、電學特性等)應該決定材料的選擇。另外,對製備成本的關注也要求反應源能與傳統的製備工藝在成本上更有競爭性。ALD具有很高的反應源的使用效率,這通常能平衡新反應源的高價格。隨著ALD進jin入ru大da規gui模mo生sheng產chan,並bing且qie工gong業ye界jie減jian少shao對dui反fan應ying源yuan的de選xuan擇ze,對dui成cheng本ben的de顧gu慮lv將jiang可ke能neng會hui隨sui著zhe化hua學xue品pin供gong應ying商shang規gui模mo化hua其qi生sheng長chang流liu程cheng而er減jian輕qing。利li用yong現xian有you的de反fan應ying源yuan,目mu前qian人ren們men已yi經jing可ke以yi製zhi備bei多duo種zhong多duo樣yang的deALD薄膜(圖4)。

ALD的變數
雖然ALD最(zui)初(chu)僅(jin)被(bei)視(shi)為(wei)一(yi)個(ge)純(chun)粹(cui)的(de)熱(re)工(gong)藝(yi),但(dan)是(shi)對(dui)基(ji)本(ben)的(de)原(yuan)子(zi)層(ceng)澱(dian)積(ji)循(xun)環(huan)的(de)微(wei)小(xiao)變(bian)更(geng)已(yi)經(jing)提(ti)出(chu)了(le)多(duo)年(nian)。最(zui)常(chang)見(jian)的(de)變(bian)種(zhong)是(shi)等(deng)離(li)子(zi)體(ti)增(zeng)強(qiang)原(yuan)子(zi)層(ceng)沉(chen)積(ji)工(gong)藝(yi)(PEALD)。PEALD可取消原子層澱積中的一個步驟,從而進一步縮短生產周期。PEALDguochengzhong,zaidianjiwenduxiahubufashengfanyingdehubufanyingyuanzaitongyishijianbeiyinrudaofanyingshi,ranhoufanyingyuanguanbibingjinghuafanyingshi,jiezheshijiayigezhijiededenglizimaichong,zhegedenglizitihuanjingchanshenggaohuoxingziyoujibingyuxifuyuchendidefanyingwufanying。guanbidenglizikexunsuqingchuhuoxingziyoujiyuan,fanyingshizhongyizhiliuguodeqingjieqitijiangqingchuguoshengziyoujihefanyingfuchanwu(圖5)。除了較高的生長速度和較短的周期時間,PEALD薄膜表現出比傳統的原子層澱積薄膜更高的密度和更高的擊穿電壓。該技術已經在多個應用中取得了發展,如DRAM、MIM和eDRAM電介質薄膜。不過在一些關鍵的薄膜應用中,如高功率柵介質,等離子損傷以及界麵氧化的顧慮阻礙了PEALD技術的廣泛應用。

硬件設計
ALDshebeideshejitongchangkefenweirebifanyingshihelengbifanyingshiliangdalei。rebifanyingshijiangzhenggefanyingshiweichihuojiejinyudianjiwendu,rebifanyingshidezhuyaoyoushishizaifanyingshicebishangsuodianjideyedoushigaopinzhideALD薄bo膜mo,熱re壁bi反fan應ying室shi設she備bei往wang往wang能neng阻zu止zhi薄bo膜mo的de早zao期qi剝bo離li,由you於yu從cong加jia熱re的de側ce壁bi脫tuo附fu的de反fan應ying源yuan流liu量liang較jiao高gao,從cong而er加jia速su了le對dui反fan應ying空kong間jian的de清qing潔jie。冷leng壁bi反fan應ying室shi通tong常chang隻zhi將jiang襯chen底di加jia熱re到dao澱dian積ji溫wen度du,其qi它ta反fan應ying室shi組zu件jian卻que維wei持chi在zai較jiao低di的de溫wen度du,這zhe將jiang有you利li於yu傳chuan送song在zai澱dian積ji溫wen度du可ke能neng分fen解jie的de反fan應ying物wu,但dan風feng險xian是shi易yi受shou長chang時shi間jian淨jing化hua的de影ying響xiang,冷leng壁bi表biao麵mian的de反fan應ying源yuan脫tuo附fu速su率lv的de降jiang低di導dao致zhi了le更geng大da的de化hua學xue氣qi相xiang澱dian積ji成cheng分fen。隨sui著zhe反fan應ying室shi內nei澱dian積ji薄bo膜mo的de積ji累lei,上shang述shu問wen題ti會hui進jin一yi步bu惡e化hua。
不同配置的ALD設備可用於半導體製造的不同工藝中。ALD反應室可以是單晶圓設備、小批量晶圓(<25晶圓負載)設備、或大批量晶圓(50-100晶圓負載)係xi統tong。單dan晶jing圓yuan設she備bei可ke以yi實shi現xian對dui工gong藝yi極ji好hao地di控kong製zhi,而er多duo晶jing圓yuan係xi統tong能neng極ji大da地di提ti升sheng生sheng產chan能neng力li。應ying用yong對dui薄bo膜mo的de要yao求qiu決jue定ding如ru何he選xuan擇ze合he適shi的de設she備bei裝zhuang置zhi。此ci外wai,一yi些xieALD薄膜很難均勻地在大批量晶圓係統中澱積,這就必須使用單晶圓或小批量晶圓工藝設備。[page]
應用
自從CMOS晶體管發明以來,二氧化矽和後來的氮氧矽已經成為完美的柵介質材料,使得柵介質厚度從1000埃減小到大約10個埃。這使得集成電路的晶體管數量大約每24個月翻一番(摩爾定律),目前量產器件的尺寸已縮小到65納米技術節點。由於量子力學隧穿機理,電子很容易通過非常薄的柵氧化層,進一步減小二氧化矽會造成額外的功率損耗問題。在45nm及以下工藝,較厚的高k電介質材料替代了二氧化矽或氮氧矽柵介質以減少漏電流。高K柵介質的等效氧化層厚度的表達式為:
EOT=(kSiO2/kHK)/tox
Ksio2為二氧化矽的介電常數,Khk為高K介質材料介電常數,tox為高K介質材料的物理厚度。采用高k材料,能夠澱積較厚薄膜,同時保持結柵介質EOT的縮放比例。柵氧化層高K材料必須被澱積以取代在過去幾十年中的關鍵柵氧化工藝方法-熱re氧yang化hua工gong藝yi方fang法fa。這zhe在zai世shi界jie半ban導dao體ti產chan業ye是shi一yi個ge巨ju大da的de變bian化hua,因yin為wei一yi種zhong澱dian積ji工gong藝yi方fang法fa現xian在zai必bi須xu達da到dao氧yang化hua爐lu中zhong得de到dao的de柵zha氧yang介jie質zhi的de均jun勻yun性xing和he缺que陷xian特te性xing。業ye界jie的de領ling先xian企qi業ye在zai45納米技術節點正引入基於鉿(Hf)的高k柵介質化合物,其它公司有望32納米節點采用高k柵方案。
當高k材cai料liao替ti代dai二er氧yang化hua矽gui材cai料liao後hou,金jin屬shu柵zha必bi須xu取qu代dai傳chuan統tong的de多duo晶jing矽gui柵zha以yi充chong分fen實shi現xian電dian學xue優you勢shi。由you於yu費fei米mi能neng級ji釘ding紮zha效xiao應ying,多duo晶jing矽gui耗hao盡jin和he化hua學xue不bu穩wen定ding性xing,多duo晶jing矽gui柵zha電dian極ji已yi被bei發fa現xian與yu高gaok柵介質不兼容。圖6顯示了二氧化矽(SiO2)和二氧化鉿(HfO2)柵介質的柵級漏電流比較。在相同的等效氧化層厚度(EOT)下,HfO2/TiN柵堆的柵漏電流要比傳統的SiO2/Poly-Si柵堆的柵漏電流小好幾個數量級。
然而,金屬柵集成到柵工藝的模塊中是極其複雜的。選擇合適的金屬是非常關鍵的,因為作為電極其功函數必須能夠調校到CMOS器件的合適工作範圍之內。這將可能引入雙金屬柵方法:即為nMOS和pMOS晶體管提供不同的金屬柵。後續處理工藝也能影響到金屬電極的功函數,從而導致電學性能的偏移,如閾值電壓等。高溫處理(約1000℃),如源/漏極的摻雜激活退火,可以導致金屬電極的功函數移動和高k介質材料的晶化。現在已對可以減輕這些效應的一些技術進行了研究,包括在柵介質和金屬柵之間采用薄覆蓋(cap)層以幫助調節功函數,並添加氧化鋯(ZrO2)到二氧化鉿(HfO2)薄膜中以增加在高溫處理過程中高k柵介質的穩定性。
[page]
半導體製造中首次大量采用ALD是在動態存儲器(DRAM)工(gong)藝(yi)中(zhong)。動(dong)態(tai)存(cun)儲(chu)器(qi)的(de)設(she)計(ji)尺(chi)寸(cun)越(yue)來(lai)越(yue)小(xiao)是(shi)為(wei)了(le)提(ti)高(gao)電(dian)容(rong)密(mi)度(du)和(he)減(jian)小(xiao)存(cun)儲(chu)器(qi)每(mei)一(yi)比(bi)特(te)的(de)成(cheng)本(ben)。動(dong)態(tai)存(cun)儲(chu)器(qi)設(she)計(ji)中(zhong)要(yao)求(qiu)高(gao)縱(zong)寬(kuan)比(bi)的(de)溝(gou)槽(cao)結(jie)構(gou),原子層澱積具有這種功能,並能澱積高質量的膜層。用ALD澱積的高k介質能進一步減小EOT,自2000年開始,ALD三氧化二鋁(Al2O3)就應用於動態存儲器(DRAM)製造中。
最近,Al2O3/HfO2以及Al2O3/ZrO2結構也引起了人們的關注。PEALD也已經用於eDRAM中。電容滿足所有的要求,即等效氧化層厚度要小於8埃,125攝氏度時漏電流要小於1fA/cell,工作電壓為1伏時壽命要大於十年。圖7為典型的ALD薄膜在深槽結構的保角性和動態存儲器生產中的半球形矽晶結構,金屬ALD薄膜,例如氮化鈦(TiN)也廣泛應用於動態存儲器製造中的電容電極。

在非揮發性存儲器的應用中,人們也開始研究ALD在介質和金屬澱積中的應用。閃存技術主要由浮柵(floatinggate)技術主導(圖8)。高k電介質目前正被研究作為二氧化矽(SiO2)和氮化矽(Si3N4)柵介質的替代品,以改善浮柵和控製柵之間的電容耦合率。到2010年,浮柵技術可望被一些技術所取代,例如電荷捕獲存儲器(TANOS,NROM),相變存儲器(PCM)、鐵電記憶體(存儲器),三維堆疊式存儲器也正在研究中。ALD已被用作這些技術的阻擋層和擴散阻擋層。

在半導體產業之外,ALD的重要性也今非昔比。ALD氧化鋁在製備薄膜磁頭(THMH)製造中已經使用了許多年。THMH複雜結構,包括多層薄金屬和介質薄膜。ALD薄膜層被用作磁頭結構中的帶隙介質層和矽片級處理完成後的壓縮層。
ALD技(ji)術(shu)的(de)獨(du)特(te)性(xing)決(jue)定(ding)了(le)其(qi)在(zai)半(ban)導(dao)體(ti)工(gong)業(ye)中(zhong)的(de)運(yun)用(yong)前(qian)景(jing)十(shi)分(fen)廣(guang)泛(fan)。器(qi)件(jian)尺(chi)寸(cun)的(de)縮(suo)小(xiao)導(dao)致(zhi)的(de)介(jie)質(zhi)薄(bo)膜(mo)厚(hou)度(du)的(de)減(jian)小(xiao)已(yi)超(chao)出(chu)了(le)其(qi)物(wu)理(li)和(he)電(dian)學(xue)極(ji)限(xian),同(tong)時(shi)高(gao)縱(zong)寬(kuan)比(bi)在(zai)器(qi)件(jian)結(jie)構(gou)中(zhong)隨(sui)處(chu)可(ke)見(jian)。由(you)於(yu)傳(chuan)統(tong)的(de)澱(dian)積(ji)技(ji)術(shu)很(hen)難(nan)滿(man)足(zu)需(xu)求(qiu),ALD技術已充分顯示了其優勢,為器件尺寸的繼續微縮提供了更加廣闊的空間。
- 原子層澱積的基本原理
- 原子層澱積設備的設計
- 選擇合適的金屬
- 采用新型的結構
原子層澱積(ALD)技術正逐漸成為了微電子器件製造領域的必須。ALD技術於1977年首次由TuomoSuntola博士發明,他利用ZnC12和H2S來澱積應用於電致發光器件中的硫化鋅薄膜。多年來,原子層澱積技術的應用範圍涉及從液晶顯示麵板(LCDpanel)到工業塗層等多種領域,目前,該技術正被開拓到先進微電子製造工藝中,例如製備用於晶體管柵堆垛及電容器中的高k介質和金屬薄膜、銅阻擋/籽晶膜、刻蝕終止層、多種間隙層和薄膜擴散阻擋層、磁頭以及非揮發存儲器等。
ALD相比傳統的MOCVD和PVD等澱積工藝具有先天的優勢。它充分利用表麵飽和反應(surfacesaturationreactions),tianshengjubeihoudukongzhihegaodudewendingxingneng,duiwenduhefanyingwutongliangdebianhuabutaimingan。zheyangdedaodebomojijuyougaochunduyoujuyougaomidu,jipingzhengyoujuyougaodudebaoxingxing,jishiduiyuzongkuanbigaoda100:1的結構也可實現良好的階梯覆蓋。ALD也順應工業界向更低的熱預算發展的趨勢,多數工藝都可以在400攝氏度以下進行,而傳統的化學氣相澱積工藝要在500攝氏度以上完成。
ALD的基本原理
ALD的(de)基(ji)本(ben)步(bu)驟(zhou)如(ru)圖(tu)一(yi)所(suo)示(shi)。這(zhe)種(zhong)澱(dian)積(ji)過(guo)程(cheng)是(shi)在(zai)經(jing)過(guo)活(huo)性(xing)表(biao)麵(mian)處(chu)理(li)的(de)襯(chen)底(di)上(shang)進(jin)行(xing)的(de)。首(shou)先(xian)將(jiang)第(di)一(yi)種(zhong)反(fan)應(ying)物(wu)引(yin)入(ru)反(fan)應(ying)室(shi)使(shi)之(zhi)發(fa)生(sheng)化(hua)學(xue)吸(xi)附(fu),直(zhi)至(zhi)襯(chen)底(di)表(biao)麵(mian)達(da)到(dao)飽(bao)和(he)。過(guo)剩(sheng)的(de)反(fan)應(ying)物(wu)則(ze)被(bei)從(cong)係(xi)統(tong)中(zhong)抽(chou)出(chu)清(qing)除(chu),然(ran)後(hou)將(jiang)第(di)二(er)種(zhong)反(fan)應(ying)物(wu)放(fang)入(ru)反(fan)應(ying)室(shi),使(shi)之(zhi)和(he)襯(chen)底(di)上(shang)被(bei)吸(xi)附(fu)的(de)物(wu)質(zhi)發(fa)生(sheng)反(fan)應(ying)。剩(sheng)餘(yu)的(de)反(fan)應(ying)物(wu)和(he)反(fan)應(ying)副(fu)產(chan)品(pin)將(jiang)再(zai)次(ci)通(tong)過(guo)泵(beng)抽(chou)或(huo)惰(duo)性(xing)氣(qi)體(ti)清(qing)除(chu)的(de)方(fang)法(fa)清(qing)除(chu)幹(gan)淨(jing)。這(zhe)樣(yang)就(jiu)可(ke)得(de)到(dao)目(mu)標(biao)化(hua)合(he)物(wu)的(de)單(dan)層(ceng)飽(bao)和(he)表(biao)麵(mian)。這(zhe)種(zhong)ALD的循環可實現一層接一層的生長從而可以實現對澱積厚度的精確控製。
[page]由於ALD是(shi)基(ji)於(yu)在(zai)交(jiao)互(hu)反(fan)應(ying)過(guo)程(cheng)中(zhong)的(de)自(zi)約(yue)束(shu)性(xing)生(sheng)長(chang),此(ci)工(gong)藝(yi)必(bi)須(xu)經(jing)過(guo)精(jing)細(xi)的(de)調(tiao)節(jie)來(lai)達(da)到(dao)最(zui)合(he)適(shi)的(de)結(jie)果(guo)。即(ji)使(shi)原(yuan)子(zi)層(ceng)澱(dian)積(ji)唯(wei)一(yi)的(de)表(biao)麵(mian)反(fan)應(ying)特(te)征(zheng)降(jiang)低(di)了(le)正(zheng)常(chang)化(hua)學(xue)氣(qi)相(xiang)澱(dian)積(ji)對(dui)溫(wen)度(du)、壓力和組分的嚴格要求,人們仍然需要優化ALD的參數以實現其準確的厚度控製和超級的保型性。反應室溫度是用來控製表麵飽和的重要參數之一,作為ALD的基礎,反應室溫度起著兩個主要作用:提供原子層澱積反應所需的激活能量和幫助清除單原子層形成過程中的多餘反應物和副產品。單原子層形成最理想的ALD溫度窗口,如圖2所示。ALD工藝窗口與反應物的選擇、yongliangyijiqingchuxixixiangguan。weilehuodewanquandedancengfugai,zuliangdejuyourewendingxingdefanyingwu,jizaifanyingwenduxiabuhuifenjiedefanyingwu,beiyinrudaochendishang。renmenwangwangshiyongguoliangdefanyingwulaiquebaoshixianwanquanfugai。tongchangcaiyongyixiajizhongcanshulaikongzhifanyingwudejiliang:反應物源的溫度、流量、分壓以及這個反應室的壓力。


圖3中的飽和曲線說明了ALD過guo程cheng的de自zi約yue束shu特te性xing。生sheng長chang率lv隨sui脈mai衝chong時shi間jian呈cheng線xian性xing增zeng長chang,直zhi到dao達da到dao飽bao和he條tiao件jian。達da到dao飽bao和he以yi後hou,增zeng長chang率lv為wei常chang數shu,且qie不bu再zai隨sui脈mai衝chong時shi間jian變bian化hua而er變bian化hua。但dan是shi,如ru果guo同tong時shi存cun在zai一yi種zhong寄ji生sheng的deCVD生長成分或反應物的分解的話,增長率就會顯著增加。因而,飽和曲線通常用來確定ALD的純度。ALD生長速率介於每循環0.3埃到1.5埃間。雖然ALD的生長速率在製備很薄的膜(<200埃)時還可以接受,但在用ALD生長厚膜時,生長周期就成為挑戰。
[page]
因為ALD在半導體製造的不同領域都經過評估和采用,所以選擇合適的原始反應物(precursor)就變得日益重要。ALD原始反應物應當具備幾個“理想”的品質,即要具有一定的揮發性和可重複的汽化率;理想情況下不應在反應溫度下發生自身反應或分解;應當極易與補充反應物發生反應;應能產生可揮發的副產品;基於生長速率和成核的原因應具有最佳的配合基尺寸。為了使用方便,原始反應物最好為液體有機金屬物,但是薄膜的性質和應用指標(如雜質含量、電學特性等)應該決定材料的選擇。另外,對製備成本的關注也要求反應源能與傳統的製備工藝在成本上更有競爭性。ALD具有很高的反應源的使用效率,這通常能平衡新反應源的高價格。隨著ALD進jin入ru大da規gui模mo生sheng產chan,並bing且qie工gong業ye界jie減jian少shao對dui反fan應ying源yuan的de選xuan擇ze,對dui成cheng本ben的de顧gu慮lv將jiang可ke能neng會hui隨sui著zhe化hua學xue品pin供gong應ying商shang規gui模mo化hua其qi生sheng長chang流liu程cheng而er減jian輕qing。利li用yong現xian有you的de反fan應ying源yuan,目mu前qian人ren們men已yi經jing可ke以yi製zhi備bei多duo種zhong多duo樣yang的deALD薄膜(圖4)。

ALD的變數
雖然ALD最(zui)初(chu)僅(jin)被(bei)視(shi)為(wei)一(yi)個(ge)純(chun)粹(cui)的(de)熱(re)工(gong)藝(yi),但(dan)是(shi)對(dui)基(ji)本(ben)的(de)原(yuan)子(zi)層(ceng)澱(dian)積(ji)循(xun)環(huan)的(de)微(wei)小(xiao)變(bian)更(geng)已(yi)經(jing)提(ti)出(chu)了(le)多(duo)年(nian)。最(zui)常(chang)見(jian)的(de)變(bian)種(zhong)是(shi)等(deng)離(li)子(zi)體(ti)增(zeng)強(qiang)原(yuan)子(zi)層(ceng)沉(chen)積(ji)工(gong)藝(yi)(PEALD)。PEALD可取消原子層澱積中的一個步驟,從而進一步縮短生產周期。PEALDguochengzhong,zaidianjiwenduxiahubufashengfanyingdehubufanyingyuanzaitongyishijianbeiyinrudaofanyingshi,ranhoufanyingyuanguanbibingjinghuafanyingshi,jiezheshijiayigezhijiededenglizimaichong,zhegedenglizitihuanjingchanshenggaohuoxingziyoujibingyuxifuyuchendidefanyingwufanying。guanbidenglizikexunsuqingchuhuoxingziyoujiyuan,fanyingshizhongyizhiliuguodeqingjieqitijiangqingchuguoshengziyoujihefanyingfuchanwu(圖5)。除了較高的生長速度和較短的周期時間,PEALD薄膜表現出比傳統的原子層澱積薄膜更高的密度和更高的擊穿電壓。該技術已經在多個應用中取得了發展,如DRAM、MIM和eDRAM電介質薄膜。不過在一些關鍵的薄膜應用中,如高功率柵介質,等離子損傷以及界麵氧化的顧慮阻礙了PEALD技術的廣泛應用。

硬件設計
ALDshebeideshejitongchangkefenweirebifanyingshihelengbifanyingshiliangdalei。rebifanyingshijiangzhenggefanyingshiweichihuojiejinyudianjiwendu,rebifanyingshidezhuyaoyoushishizaifanyingshicebishangsuodianjideyedoushigaopinzhideALD薄bo膜mo,熱re壁bi反fan應ying室shi設she備bei往wang往wang能neng阻zu止zhi薄bo膜mo的de早zao期qi剝bo離li,由you於yu從cong加jia熱re的de側ce壁bi脫tuo附fu的de反fan應ying源yuan流liu量liang較jiao高gao,從cong而er加jia速su了le對dui反fan應ying空kong間jian的de清qing潔jie。冷leng壁bi反fan應ying室shi通tong常chang隻zhi將jiang襯chen底di加jia熱re到dao澱dian積ji溫wen度du,其qi它ta反fan應ying室shi組zu件jian卻que維wei持chi在zai較jiao低di的de溫wen度du,這zhe將jiang有you利li於yu傳chuan送song在zai澱dian積ji溫wen度du可ke能neng分fen解jie的de反fan應ying物wu,但dan風feng險xian是shi易yi受shou長chang時shi間jian淨jing化hua的de影ying響xiang,冷leng壁bi表biao麵mian的de反fan應ying源yuan脫tuo附fu速su率lv的de降jiang低di導dao致zhi了le更geng大da的de化hua學xue氣qi相xiang澱dian積ji成cheng分fen。隨sui著zhe反fan應ying室shi內nei澱dian積ji薄bo膜mo的de積ji累lei,上shang述shu問wen題ti會hui進jin一yi步bu惡e化hua。
不同配置的ALD設備可用於半導體製造的不同工藝中。ALD反應室可以是單晶圓設備、小批量晶圓(<25晶圓負載)設備、或大批量晶圓(50-100晶圓負載)係xi統tong。單dan晶jing圓yuan設she備bei可ke以yi實shi現xian對dui工gong藝yi極ji好hao地di控kong製zhi,而er多duo晶jing圓yuan係xi統tong能neng極ji大da地di提ti升sheng生sheng產chan能neng力li。應ying用yong對dui薄bo膜mo的de要yao求qiu決jue定ding如ru何he選xuan擇ze合he適shi的de設she備bei裝zhuang置zhi。此ci外wai,一yi些xieALD薄膜很難均勻地在大批量晶圓係統中澱積,這就必須使用單晶圓或小批量晶圓工藝設備。[page]
應用
自從CMOS晶體管發明以來,二氧化矽和後來的氮氧矽已經成為完美的柵介質材料,使得柵介質厚度從1000埃減小到大約10個埃。這使得集成電路的晶體管數量大約每24個月翻一番(摩爾定律),目前量產器件的尺寸已縮小到65納米技術節點。由於量子力學隧穿機理,電子很容易通過非常薄的柵氧化層,進一步減小二氧化矽會造成額外的功率損耗問題。在45nm及以下工藝,較厚的高k電介質材料替代了二氧化矽或氮氧矽柵介質以減少漏電流。高K柵介質的等效氧化層厚度的表達式為:
EOT=(kSiO2/kHK)/tox
Ksio2為二氧化矽的介電常數,Khk為高K介質材料介電常數,tox為高K介質材料的物理厚度。采用高k材料,能夠澱積較厚薄膜,同時保持結柵介質EOT的縮放比例。柵氧化層高K材料必須被澱積以取代在過去幾十年中的關鍵柵氧化工藝方法-熱re氧yang化hua工gong藝yi方fang法fa。這zhe在zai世shi界jie半ban導dao體ti產chan業ye是shi一yi個ge巨ju大da的de變bian化hua,因yin為wei一yi種zhong澱dian積ji工gong藝yi方fang法fa現xian在zai必bi須xu達da到dao氧yang化hua爐lu中zhong得de到dao的de柵zha氧yang介jie質zhi的de均jun勻yun性xing和he缺que陷xian特te性xing。業ye界jie的de領ling先xian企qi業ye在zai45納米技術節點正引入基於鉿(Hf)的高k柵介質化合物,其它公司有望32納米節點采用高k柵方案。
當高k材cai料liao替ti代dai二er氧yang化hua矽gui材cai料liao後hou,金jin屬shu柵zha必bi須xu取qu代dai傳chuan統tong的de多duo晶jing矽gui柵zha以yi充chong分fen實shi現xian電dian學xue優you勢shi。由you於yu費fei米mi能neng級ji釘ding紮zha效xiao應ying,多duo晶jing矽gui耗hao盡jin和he化hua學xue不bu穩wen定ding性xing,多duo晶jing矽gui柵zha電dian極ji已yi被bei發fa現xian與yu高gaok柵介質不兼容。圖6顯示了二氧化矽(SiO2)和二氧化鉿(HfO2)柵介質的柵級漏電流比較。在相同的等效氧化層厚度(EOT)下,HfO2/TiN柵堆的柵漏電流要比傳統的SiO2/Poly-Si柵堆的柵漏電流小好幾個數量級。
然而,金屬柵集成到柵工藝的模塊中是極其複雜的。選擇合適的金屬是非常關鍵的,因為作為電極其功函數必須能夠調校到CMOS器件的合適工作範圍之內。這將可能引入雙金屬柵方法:即為nMOS和pMOS晶體管提供不同的金屬柵。後續處理工藝也能影響到金屬電極的功函數,從而導致電學性能的偏移,如閾值電壓等。高溫處理(約1000℃),如源/漏極的摻雜激活退火,可以導致金屬電極的功函數移動和高k介質材料的晶化。現在已對可以減輕這些效應的一些技術進行了研究,包括在柵介質和金屬柵之間采用薄覆蓋(cap)層以幫助調節功函數,並添加氧化鋯(ZrO2)到二氧化鉿(HfO2)薄膜中以增加在高溫處理過程中高k柵介質的穩定性。
[page]半導體製造中首次大量采用ALD是在動態存儲器(DRAM)工(gong)藝(yi)中(zhong)。動(dong)態(tai)存(cun)儲(chu)器(qi)的(de)設(she)計(ji)尺(chi)寸(cun)越(yue)來(lai)越(yue)小(xiao)是(shi)為(wei)了(le)提(ti)高(gao)電(dian)容(rong)密(mi)度(du)和(he)減(jian)小(xiao)存(cun)儲(chu)器(qi)每(mei)一(yi)比(bi)特(te)的(de)成(cheng)本(ben)。動(dong)態(tai)存(cun)儲(chu)器(qi)設(she)計(ji)中(zhong)要(yao)求(qiu)高(gao)縱(zong)寬(kuan)比(bi)的(de)溝(gou)槽(cao)結(jie)構(gou),原子層澱積具有這種功能,並能澱積高質量的膜層。用ALD澱積的高k介質能進一步減小EOT,自2000年開始,ALD三氧化二鋁(Al2O3)就應用於動態存儲器(DRAM)製造中。
最近,Al2O3/HfO2以及Al2O3/ZrO2結構也引起了人們的關注。PEALD也已經用於eDRAM中。電容滿足所有的要求,即等效氧化層厚度要小於8埃,125攝氏度時漏電流要小於1fA/cell,工作電壓為1伏時壽命要大於十年。圖7為典型的ALD薄膜在深槽結構的保角性和動態存儲器生產中的半球形矽晶結構,金屬ALD薄膜,例如氮化鈦(TiN)也廣泛應用於動態存儲器製造中的電容電極。

在非揮發性存儲器的應用中,人們也開始研究ALD在介質和金屬澱積中的應用。閃存技術主要由浮柵(floatinggate)技術主導(圖8)。高k電介質目前正被研究作為二氧化矽(SiO2)和氮化矽(Si3N4)柵介質的替代品,以改善浮柵和控製柵之間的電容耦合率。到2010年,浮柵技術可望被一些技術所取代,例如電荷捕獲存儲器(TANOS,NROM),相變存儲器(PCM)、鐵電記憶體(存儲器),三維堆疊式存儲器也正在研究中。ALD已被用作這些技術的阻擋層和擴散阻擋層。

在半導體產業之外,ALD的重要性也今非昔比。ALD氧化鋁在製備薄膜磁頭(THMH)製造中已經使用了許多年。THMH複雜結構,包括多層薄金屬和介質薄膜。ALD薄膜層被用作磁頭結構中的帶隙介質層和矽片級處理完成後的壓縮層。
ALD技(ji)術(shu)的(de)獨(du)特(te)性(xing)決(jue)定(ding)了(le)其(qi)在(zai)半(ban)導(dao)體(ti)工(gong)業(ye)中(zhong)的(de)運(yun)用(yong)前(qian)景(jing)十(shi)分(fen)廣(guang)泛(fan)。器(qi)件(jian)尺(chi)寸(cun)的(de)縮(suo)小(xiao)導(dao)致(zhi)的(de)介(jie)質(zhi)薄(bo)膜(mo)厚(hou)度(du)的(de)減(jian)小(xiao)已(yi)超(chao)出(chu)了(le)其(qi)物(wu)理(li)和(he)電(dian)學(xue)極(ji)限(xian),同(tong)時(shi)高(gao)縱(zong)寬(kuan)比(bi)在(zai)器(qi)件(jian)結(jie)構(gou)中(zhong)隨(sui)處(chu)可(ke)見(jian)。由(you)於(yu)傳(chuan)統(tong)的(de)澱(dian)積(ji)技(ji)術(shu)很(hen)難(nan)滿(man)足(zu)需(xu)求(qiu),ALD技術已充分顯示了其優勢,為器件尺寸的繼續微縮提供了更加廣闊的空間。
特別推薦
- 噪聲中提取真值!瑞盟科技推出MSA2240電流檢測芯片賦能多元高端測量場景
- 10MHz高頻運行!氮矽科技發布集成驅動GaN芯片,助力電源能效再攀新高
- 失真度僅0.002%!力芯微推出超低內阻、超低失真4PST模擬開關
- 一“芯”雙電!聖邦微電子發布雙輸出電源芯片,簡化AFE與音頻設計
- 一機適配萬端:金升陽推出1200W可編程電源,賦能高端裝備製造
技術文章更多>>
- 邊緣AI的發展為更智能、更可持續的技術鋪平道路
- 每台智能體PC,都是AI時代的新入口
- IAR作為Qt Group獨立BU攜兩項重磅汽車電子應用開發方案首秀北京車展
- 構建具有網絡彈性的嵌入式係統:來自行業領袖的洞見
- 數字化的線性穩壓器
技術白皮書下載更多>>
- 車規與基於V2X的車輛協同主動避撞技術展望
- 數字隔離助力新能源汽車安全隔離的新挑戰
- 汽車模塊拋負載的解決方案
- 車用連接器的安全創新應用
- Melexis Actuators Business Unit
- Position / Current Sensors - Triaxis Hall
熱門搜索






