放大器電路設計中,如何避免這些bug?
發布時間:2018-04-28 來源:貿澤工程師社區 責任編輯:lina
【導讀】與分立器件相比,現代集成運算放大器(op amp)和儀表放大器(in-amp)為設計工程師帶來了許多好處。雖然提供了許多巧妙、有用並且吸引人的電路。往往都是這樣,由於倉促地組裝電路而會忽視了一些非常基本的問題,從而導致電路不能實現預期功能 - 或者可能根本不工作。本文將討論一些最常見的應用問題,並給出實用的解決方案。
AC耦合時缺少DC偏置電流回路
最常遇到的一個應用問題是在交流(AC)耦合運算放大器或儀表放大器電路中沒有提供偏置電流的直流(DC)回路。在圖1中,一隻電容器與運算放大器的同相輸入端串聯以實現AC耦合,這是一種隔離輸入電壓(VIN)的DCfenliangdejiandanfangfa。zhezaigaozengyiyingyongzhongyouqiyouyong,zainaxieyingyongzhongnapayunsuanfangdaqishuruduanhenxiaodezhiliudianyadouhuixianzhidongtaifanwei,shenzhidaozhishuchubaohe。raner,zaigaozukangshuruduanjiadianrongouhe,erbuweitongxiangshuruduandedianliutigongDC通路,會出現問題。

圖1.錯誤的運算放大器AC耦合
shijishang,shurupianzhidianliuhuiliuruouhededianrongqi,bingweitachongdian,zhidaochaoguofangdaqishurudianludegongmodianyadeedingzhihuoshishuchudadaojixian。genjushurupianzhidianliudejixing,dianrongqihuichongdiandaodianyuandezhengdianyahuofudianya。fangdaqidebihuanDC增益放大偏置電壓。
這個過程可能會需要很長時間。例如,一隻場效應管(FET)輸入放大器,當1 pA的偏置電流與一個0.1μF電容器耦合時,其充電速率I/C為10–12/10–7=10 μV/s,或每分鍾600μV。如果增益為100,那麼輸出漂移為每分鍾0.06 V。因此,一般實驗室測試(使用AC耦合示波器)無法檢測到這個問題,而電路在數小時之後才會出現問題。顯然,完全避免這個問題非常重要。

圖2.正確的雙電源供電運算放大器
圖2示(shi)出(chu)了(le)對(dui)這(zhe)常(chang)見(jian)問(wen)題(ti)的(de)一(yi)種(zhong)簡(jian)單(dan)的(de)解(jie)決(jue)方(fang)案(an)。這(zhe)裏(li),在(zai)運(yun)算(suan)放(fang)大(da)器(qi)輸(shu)入(ru)端(duan)和(he)地(di)之(zhi)間(jian)接(jie)一(yi)隻(zhi)電(dian)阻(zu)器(qi),為(wei)輸(shu)入(ru)偏(pian)置(zhi)電(dian)流(liu)提(ti)供(gong)一(yi)個(ge)對(dui)地(di)回(hui)路(lu)。為(wei)了(le)使(shi)輸(shu)入(ru)偏(pian)置(zhi)電(dian)流(liu)造(zao)成(cheng)的(de)失(shi)調(tiao)電(dian)壓(ya)最(zui)小(xiao),當(dang)使(shi)用(yong)雙(shuang)極(ji)性(xing)運(yun)算(suan)放(fang)大(da)器(qi)時(shi),應(ying)該(gai)使(shi)其(qi)兩(liang)個(ge)輸(shu)入(ru)端(duan)的(de)偏(pian)置(zhi)電(dian)流(liu)相(xiang)等(deng),所(suo)以(yi)通(tong)常(chang)應(ying)將(jiang)R1的電阻值設置成等於R2和R3的並聯阻值。
然而,應該注意的是,該電阻器R1總會在電路中引入一些噪聲,因此要在電路輸入阻抗、輸入耦合電容器的尺寸和電阻器引起的Johnson噪聲之間進行折衷。典型的電阻器阻值一般在100,000Ω ~1 MΩ之間。
類似的問題也會出現在儀表放大器電路中。圖3示出了使用兩隻電容器進行AC耦合的儀表放大器電路,沒有提供輸入偏置電流的返回路徑。這個問題在使用雙電源(圖3a)和單電源(圖3b)供電的儀表放大器電路中很常見。

圖3.不工作的AC耦合儀表放大器實例
這類問題也會出現在變壓器耦合放大器電路中,如圖4所示,如果變壓器次級電路中沒有提供DC對地回路,該問題就會出現。

圖4.不工作的變壓器耦合儀表放大器電路
圖5和圖6示出了這些電路的簡單解決方案。這裏,在每一個輸入端和地之間都接一個高阻值的電阻器(RA,BR)。這是一種適合雙電源儀表放大器電路的簡單而實用的解決方案。

a.雙電源. b.單電源.
這兩隻電阻器為輸入偏置電流提供了一個放電回路。在圖5所示的雙電源例子中,兩個輸入端的參考端都接地。在圖5b所示的單電源例子中,兩個輸入端的參考端或者接地(VCM接地)或者接一個偏置電壓,通常為最大輸入電壓的一半。
同樣的原則也可以應用到變壓器耦合輸入電路(見圖6),除非變壓器的次級有中間抽頭,它可以接地或接VCM。
在該電路中,由於兩隻輸入電阻器之間的失配和(或)兩端輸入偏置電流的失配會產生一個小的失調電壓誤差。為了使失調誤差最小,在儀表放大器的兩個輸入端之間可以再接一隻電阻器(即橋接在兩隻電阻器之間),其阻值大約為前兩隻電阻器的1/10(但與差分源阻抗相比仍然很大)。

圖6.正確的儀表放大器變壓器輸入耦合方法
為儀表放大器、運算放大器和ADC提供參考電壓
圖7示出一個儀表放大器驅動一個單端輸入的模數轉換器(ADC)的單電源電路。該放大器的參考電壓提供一個對應零差分輸入時的偏置電壓,而ADC的參考電壓則提供比例因子。在儀表放大器的輸出端和ADC的輸入端之間通常接一個簡單的RC低通抗混疊濾波器以減少帶外噪聲。設計工程師通常總想采用簡單的方法,例如電阻分壓器,為儀表放大器和ADC提供參考電壓。因此在使用某些儀表放大器時,會產生誤差。

圖7.儀表放大器驅動ADC的典型單電源電路
正確地提供儀表放大器的參考電壓
一yi般ban假jia設she儀yi表biao放fang大da器qi的de參can考kao輸shu入ru端duan為wei高gao阻zu抗kang,因yin為wei它ta是shi一yi個ge輸shu入ru端duan。所suo以yi使shi設she計ji工gong程cheng師shi一yi般ban總zong想xiang在zai儀yi表biao放fang大da器qi的de參can考kao端duan引yin腳jiao接jie入ru一yi個ge高gao阻zu抗kang源yuan,例li如ru一yi隻zhi電dian阻zu分fen壓ya器qi。這zhe在zai某mou些xie類lei型xing儀yi表biao放fang大da器qi的de使shi用yong中zhong會hui產chan生sheng嚴yan重zhong誤wu差cha(見圖8)。

圖8.錯誤地使用一個簡單的電阻分壓器直接驅動3運放儀表放大器的參考電壓
例如,流行的儀表放大器設計配置使用上圖所示的三運放結構。其信號總增益為

參考電壓輸入端的增益為1(如果從低阻抗電壓源輸入)。但dan是shi,在zai上shang圖tu所suo示shi的de電dian路lu中zhong,儀yi表biao放fang大da器qi的de參can考kao輸shu入ru端duan引yin腳jiao直zhi接jie與yu一yi個ge簡jian單dan的de分fen壓ya器qi相xiang連lian。這zhe會hui改gai變bian減jian法fa器qi電dian路lu的de對dui稱cheng性xing和he分fen壓ya器qi的de分fen壓ya比bi。這zhe還hai會hui降jiang低di儀yi表biao放fang大da器qi的de共gong模mo抑yi製zhi比bi及ji其qi增zeng益yi精jing度du。然ran而er,如ru果guo接jie入ruR4,那麼該電阻的等效電阻會變小,減小的電阻值等於從分壓器的兩個並聯支路看過去的阻值(50 kΩ),該電路表現為一個大小為電源電壓一半的低阻抗電壓源被加在原值R4上,減法器電路的精度保持不變。
如果儀表放大器采用封閉的單封裝形式(一個IC),則不能使用這種方法。此外,還要考慮分壓電阻器的溫度係數應該與R4和(he)減(jian)法(fa)器(qi)中(zhong)的(de)電(dian)阻(zu)器(qi)保(bao)持(chi)一(yi)致(zhi)。最(zui)終(zhong),參(can)考(kao)電(dian)壓(ya)將(jiang)不(bu)可(ke)調(tiao)。另(ling)一(yi)方(fang)麵(mian),如(ru)果(guo)嚐(chang)試(shi)減(jian)小(xiao)分(fen)壓(ya)電(dian)阻(zu)器(qi)的(de)阻(zu)值(zhi)使(shi)增(zeng)加(jia)的(de)電(dian)阻(zu)大(da)小(xiao)可(ke)忽(hu)略(lve),這(zhe)樣(yang)會(hui)增(zeng)大(da)電(dian)源(yuan)電(dian)流(liu)的(de)消(xiao)耗(hao)和(he)電(dian)路(lu)的(de)功(gong)耗(hao)。在(zai)任(ren)何(he)情(qing)況(kuang)下(xia),這(zhe)種(zhong)笨(ben)拙(zhuo)的(de)方(fang)法(fa)都(dou)不(bu)是(shi)好(hao)的(de)設(she)計(ji)方(fang)案(an)。
圖9示(shi)出(chu)了(le)一(yi)個(ge)更(geng)好(hao)的(de)解(jie)決(jue)方(fang)案(an),在(zai)分(fen)壓(ya)器(qi)和(he)儀(yi)表(biao)放(fang)大(da)器(qi)參(can)考(kao)電(dian)壓(ya)輸(shu)入(ru)端(duan)之(zhi)間(jian)加(jia)一(yi)個(ge)低(di)功(gong)耗(hao)運(yun)算(suan)放(fang)大(da)器(qi)緩(huan)衝(chong)器(qi)。這(zhe)會(hui)消(xiao)除(chu)阻(zu)抗(kang)匹(pi)配(pei)和(he)溫(wen)度(du)係(xi)數(shu)匹(pi)配(pei)的(de)問(wen)題(ti),而(er)且(qie)很(hen)容(rong)易(yi)對(dui)參(can)考(kao)電(dian)壓(ya)進(jin)行(xing)調(tiao)節(jie)。

圖9.利用低輸出阻抗運算放大器驅動儀表放大器的參考電壓輸入端
當從電源電壓利用分壓器為放大器提供參考電壓時應保證PSR性能
一個經常忽視的問題是電源電壓VS的任何噪聲、瞬變或漂移都會通過參考輸入按照分壓比經過衰減後直接加在輸出端。實際的解決方案包括旁路濾波以及甚至使用精密參考電壓IC產生的參考電壓,例如ADR121,代替VS分壓。
當設計帶有儀表放大器和運算放大器的電路時,這方麵的考慮很重要。電源電壓抑製技術用來隔離放大器免受其電源電壓中的交流聲、噪聲和任何瞬態電壓變化的影響。這是非常重要的,因為許多實際電路都包含、lianjiezhehuocunzaiyuzhinengtigongfeilixiangdedianyuandianyadehuanjingzhizhong。lingwaidianlixianzhongdejiaoliuxinhaohuifankuidaodianluzhongbeifangda,erqiezaishidangdetiaojianxiahuiyinqijishengzhendang。
現代的運算放大器和儀表放大器都提供頻率相當低的電源電壓抑製(PSR)能力作為其設計的一部分。這在大多數工程師看來是理所當然的。許多現代的運算放大器和儀表放大器的PSR指標在80~100dB以上,可以將電源電壓的變化影響衰減到1/10,000~1/100,000。甚至最適度的40 dB PSR的放大器隔離對電源也可以起到1/100的抑製作用。不過,總是需要高頻旁路電容(正如圖1~7所示)並且經常起到重要作用。
此(ci)外(wai),當(dang)設(she)計(ji)工(gong)程(cheng)師(shi)采(cai)用(yong)簡(jian)單(dan)的(de)電(dian)源(yuan)電(dian)壓(ya)電(dian)阻(zu)分(fen)壓(ya)器(qi)並(bing)且(qie)用(yong)一(yi)隻(zhi)運(yun)算(suan)放(fang)大(da)器(qi)緩(huan)衝(chong)器(qi)為(wei)儀(yi)表(biao)放(fang)大(da)器(qi)提(ti)供(gong)參(can)考(kao)電(dian)壓(ya)時(shi),電(dian)源(yuan)電(dian)壓(ya)中(zhong)的(de)任(ren)何(he)變(bian)化(hua)都(dou)會(hui)通(tong)過(guo)該(gai)電(dian)路(lu)不(bu)經(jing)衰(shuai)減(jian)直(zhi)接(jie)進(jin)入(ru)儀(yi)表(biao)放(fang)大(da)器(qi)的(de)輸(shu)出(chu)級(ji)。因(yin)此(ci),除(chu)非(fei)提(ti)供(gong)低(di)通(tong)濾(lv)波(bo)器(qi),否(fou)則(ze)IC通常優良的PSR性能會丟失。
在圖10中,在分壓器的輸出端增加一個大電容器以濾除電源電壓的變化並且保證PSR性能。濾波器的-3 dB極點由電阻器R1/R2並聯和電容器C1決定。-3 dB極點應當設置在最低有用頻率的1/10處。

圖10.保證PSR性能的參考端退耦電路
上麵示出的CF試用值能夠提供大約0.03 Hz的–3 dB極點頻率。接在R3兩端的小電容器(0.01 μF)可使電阻器噪聲最小。
該濾波器充電需要時間。按照試用值,參考輸入的上升時間應是時間常數的幾倍(這裏T=R3Cf= 5 s),或10~15s。
圖11zhongdedianluzuolejinyibugaijin。zheli,yunsuanfangdaqihuanchongqiqidaoyigeyouyuanlvboqidezuoyong,tayunxushiyongdianrongzhixiaohenduodedianrongqiduitongyangdadedianyuantuiou。ciwai,youyuanlvboqikeyiyonglaitigaoQ值從而加快導通時間。

圖11.將運算放大器緩衝器接成有源濾波器驅動儀表放大器的參考輸入引腳
測試結果:利用上圖所示的元件值,施加12 V電源電壓,對儀表放大器的6 V參考電壓提供濾波。將儀表放大器的增益設置為1,采用頻率變化的1 VP-P正弦信號調製12 V電源。在這樣的條件下,隨著頻率的減小,一直減到大約8 Hz時,我們在示波器上看不到AC信號。當對儀表放大器施加低幅度輸入信號時,該電路的測試電源電壓範圍是4 V到25 V以上。電路的導通時間大約為2 s。
單電源運算放大器電路的退耦
最後,單電源運算放大器電路需要偏置共模輸入電壓幅度以控製AC信號的正向擺幅和負向擺幅。當從電源電壓利用分壓器提供偏置電壓時,為了保證PSR的性能就需要合適的退耦。
一種常用但不正確的方法是利用100 kΩ/100 kΩ電阻分壓器(加0.1μF旁路電容)提供VS/2給運算放大器的同相輸入端。使用這樣小的電容值對電源退耦通常是不夠的,因為極點僅為32 Hz。電路出現不穩定(“低頻振蕩”),特別是在驅動感性負載時。
圖12(反相輸入)和圖13(同相輸入)示出了達到最佳退耦結果的VS/2偏置電路。在兩種情況中,偏置電壓加在同相輸入端,反饋到反向輸入端以保證相同的偏置電壓,並且單位DC增益也要偏置相同的輸出電壓。耦合電容器C1使低頻增益從BW3降到單位增益。

圖12.單電源同相輸入放大器電路正確的電源退耦方案。中頻增益=1+R2/R1
如上圖所示,當采用100 kΩ/100 kΩ電阻分壓器時一個好的經驗是,為獲得0.3 Hz的–3 dB截止頻率,應當選用的C2最小為10 ΩF,。而100 μF(0.03 Hz)實際上對所有電路都足夠了。

圖13.單電源反相輸入放大器正確的退耦電路,中頻增益= – R2/R1
推薦閱讀:
特別推薦
- 噪聲中提取真值!瑞盟科技推出MSA2240電流檢測芯片賦能多元高端測量場景
- 10MHz高頻運行!氮矽科技發布集成驅動GaN芯片,助力電源能效再攀新高
- 失真度僅0.002%!力芯微推出超低內阻、超低失真4PST模擬開關
- 一“芯”雙電!聖邦微電子發布雙輸出電源芯片,簡化AFE與音頻設計
- 一機適配萬端:金升陽推出1200W可編程電源,賦能高端裝備製造
技術文章更多>>
- 築基AI4S:摩爾線程全功能GPU加速中國生命科學自主生態
- 一秒檢測,成本降至萬分之一,光引科技把幾十萬的台式光譜儀“搬”到了手腕上
- AI服務器電源機櫃Power Rack HVDC MW級測試方案
- 突破工藝邊界,奎芯科技LPDDR5X IP矽驗證通過,速率達9600Mbps
- 通過直接、準確、自動測量超低範圍的氯殘留來推動反滲透膜保護
技術白皮書下載更多>>
- 車規與基於V2X的車輛協同主動避撞技術展望
- 數字隔離助力新能源汽車安全隔離的新挑戰
- 汽車模塊拋負載的解決方案
- 車用連接器的安全創新應用
- Melexis Actuators Business Unit
- Position / Current Sensors - Triaxis Hall
熱門搜索





