對付難上加難的PCB設計,高效應用BGA信號布線技術
發布時間:2016-01-14 責任編輯:susan
【導讀】球柵陣列(BGA)封裝是當前FPGA和微處理器等高度先進的半導體器件采用的標準封裝。用於嵌入式設計的BGA封裝技術隨著芯片製造商技術的發展不斷進步,這類封裝一般分成標準和微型BGA兩種。兩者都麵臨著數量越來越多的I/O挑戰,這意味著信號迂回布線難上加難,即使是經驗豐富的PCB設計師也難以應付。
嵌入式設計師的首要任務是開發合適的扇出策略,以方便電路板的製造。在選擇正確的扇出/布線策略時需要重點考慮的因素有:球間距,觸點直徑,I/O引腳數量,過孔類型,焊盤尺寸,走線寬度和間距,以及從BGA迂回出來所需的層數。
heqianrushishejishizongshiyaoqiushiyongzuishaodedianlubancengshu。weilejiangdichengben,cengshuxuyaoyouhua。danyoushishejishibixuyilaimougecengshu,biruweileyizhizaosheng,shijibuxiancengbixujiazailianggedipingmiancengzhijian。

圖1:Dog bone型扇出。
除了基於特定BGA的嵌入式設計固有的這些設計因素外,設計的主要部分還包括嵌入式設計師從BGA正確迂回信號走線所必須采取的兩種基本方法:Dog bone型扇出(圖1)和焊盤內過孔(圖2)。Dog bone型扇出用於球間距為0.5mm及以上的BGA,而焊盤內過孔用於球間距在0.5mm以下(也稱為超精細間距)的BGA和微型BGA。間距定義為BGA的某個球中心與相鄰球中心之間的距離。

圖2:焊盤內過孔扇出方法。
了解與這些BGA信號布線技術有關的一些基本術語很重要。其中術語“過孔”是最重要的。過孔是指帶電鍍孔的焊盤,這個電鍍孔用於連接某個PCBcengshangdetongxianhelingwaiyigecengshangdetongxian。gaomiduduocengdianlubankenengyongdaomangkonghuomaikong,yechengweiweixingguokong。mangkongzhiyouyimiankejian,maikongliangmiandoubukejian。
Dog bone型扇出
型BGA扇出法是分成4個象限,在BGA中間則留出一個較寬的通道,用於布設從內部出來的多條走線。分解來自BGA的信號並將它們連接到其它電路涉及到多個關鍵步驟。
第一步是確定BGA扇出所需的過孔尺寸。過孔尺寸取決於許多因素:器件間距,PCB厚度,以及需要從過孔的一個區域或一個周界布到另一個區域或另一個周界的走線數量。圖3顯示了與BGA有關的三個不同周界。周界是一個多邊形邊界,定義為圍繞BGA球的一個矩陣或方形。

圖3:與BGA有關的三個不同周界。(Perimeter: 周界)
經過第一行(水平)和對應第一列(垂直)的虛線組成的是第一個周界,然後依次是第二個和第三個周界。設計師從BGA最外的周界開始布線,然後不斷向裏走,直到BGA球最裏的周界。過孔尺寸用觸點直徑和球間距計算,如表1所示。觸點直徑也是每個BGA球的焊盤直徑。

表1:使用觸點直徑和球間距計算過孔尺寸。
一旦完成了Dog bone型扇出,並且確定了特定的過孔焊盤尺寸,第二步就是定義從BGA進入電路板內層的走線寬度。確認走線寬度時要考慮許多因素。表1顯示了走線寬度。走線之間要求的最小空間限定了BGA迂回布線空間。重要的是要知道,減小走線之間的空間將增加電路板製造成本。
兩個過孔之間的區域被稱為走線通道。相鄰過孔焊盤之間的通道麵積是信號布線必須經過的最小麵積。表1用來計算可以經過這個區域布線的走線數量。
如表1所示,實施BGA信號迂回布線時必須滿足走線寬度和走線間最小空間要求。相鄰過孔焊盤之間的通道麵積是信號布線必須經過的最小麵積。
通道麵積CA=BGA間距-d,其中d是過孔焊盤直徑。
可以經過這個區域布線的走線數量用表2進行計算。

表2:計算經過給定通道麵積的走線數量。
許多走線可以通過不同通道進行布線。例如,如果BGA間距不是十分精細,可以布1條或兩條走線,有時可以3條。比如對於1mm間距的BGA來說,就可以布多條走線。然而,借助今天的先進PCB設計,大多數時候一個通道隻布一條走線。
一旦嵌入式設計師確定了走線寬度和間距、經過一個通道布線的走線數量以及用於BGA版圖設計的過孔類型,他或她就能估算出所需的PCB層數。使用小於最大值的I/O引腳數量可以減少層數。如果允許在第一層和第二層布線,那麼兩個外周界的布線就無需使用過孔。其它兩個周界可以在底層布線。
第三步,設計師需要根據要求保持阻抗匹配,並確定完全分解BGA信號要使用的布線層數量。接下來使用電路板頂層或放置BGA的那一層完成BGA外圈的布線。
剩下的內部參數則分布在內部布線層上。根據每個通道內的內部布線數量,需要公正地估計完成整個BGA布線所需的層數。
等外圈布線完了後,再布下一圈。圖4a和圖4b中的一組圖描述了PCB設計師如何布線不同的BGAquan,congzuiwaimiankaishi,yizhidaozhongxin。diyizhangtuxianshilediyihediergeneiquanshiruhebuxiande。jiezheantongyangdefangfabuxianhouxudeneiquan,zhidaowanchengquanbudeBGA布線。

圖4a和4b:如何布線不同的BGA圈,從最外層開始,直到中心。
在需要考慮電磁幹擾(EMI)的一些設計中,外層或頂層是不能用於布線的,即使外圈也不行。在這種情況下,頂層用作地平麵。EMI包bao括kuo了le一yi個ge產chan品pin對dui於yu外wai界jie電dian磁ci場chang的de易yi感gan性xing,而er外wai界jie電dian磁ci場chang一yi般ban通tong過guo耦ou合he或huo輻fu射she方fang式shi從cong一yi個ge產chan品pin進jin入ru另ling一yi個ge產chan品pin,並bing常chang常chang導dao致zhi後hou一yi個ge產chan品pin通tong不bu過guo一yi致zhi性xing測ce試shi。產chan品pin隻zhi有you滿man足zu以yi下xia三san個ge標biao準zhun才cai能neng認ren為wei符fu合he電dian磁ci兼jian容rong規gui範fan要yao求qiu:不幹擾其它係統;不受其它係統輻射的影響;不會幹擾到本身。
為wei了le防fang止zhi產chan品pin收shou發fa幹gan擾rao信xin號hao,建jian議yi對dui產chan品pin采cai取qu屏ping蔽bi措cuo施shi。屏ping蔽bi一yi般ban是shi指zhi用yong金jin屬shu外wai殼ke完wan全quan包bao裹guo住zhu整zheng個ge電dian子zi產chan品pin或huo產chan品pin的de一yi部bu分fen。然ran而er,在zai大da多duo數shu情qing況kuang下xia將jiang外wai層ceng用yong地di平ping麵mian填tian充chong也ye可ke以yi起qi到dao屏ping蔽bi的de作zuo用yong,因yin為wei它ta能neng吸xi引yin能neng量liang,最zui大da程cheng度du地di減jian小xiao幹gan擾rao。
用於超細間距的焊盤內過孔技術
當使用焊盤內過孔技術進行BGA信號逃逸和布線時,過孔直接放置在BGA焊盤上,並填充導電材料(通常是銀),並提供平坦的表麵。
本文使用的微型BGA焊盤內過孔扇出例子采用的是0.4mm球或引線間距,PCB是18層,包括8個信號布線層。BGA布線通常要求更多的層數。但在這個例子中,層數不是問題,因為隻用了少量的BGA球。關鍵問題仍然是微型BGA的0.4mm窄間距,並且頂層除了扇出外不允許布線。目標是既做到扇出微型BGA,又不負麵影響PCB的製造。
圖5顯示了BGA器件製造商提供的外形圖。從圖中可以看到,推薦的焊盤尺寸是0.3mm(12mil),而引腳間距是0.4mm(16mil)。由於焊盤之間的間距特別小,因此不可能實現傳統的Dog bone型扇出圖案。即使小尺寸的過孔也無法用於Dog bone型扇出策略。這裏的小尺寸過孔意思是6mil的鑽孔和10mil的環形焊盤。另外一個重要的機械性限製是電路板厚度,本例是93mil。

圖5:BGA器件製造商提供的外形圖。
在這種情況下,最方便的解決方案是使用焊盤內微過孔。然而,微過孔尺寸不能超過3mil。但93mil的電路板厚度是一個限製因素。另外一個選項是盲孔和埋孔技術。但這些選項將限製製造技術的選擇,並且會增加成本。
為了能夠選擇不同的製造公司,93mil厚的電路板中鑽孔尺寸不能小於6mil,走線寬度不能小於4mil。否則隻有少數高端的電路板製造商才能接手這個項目,而且價格不菲。圖6顯示了與本例有關的BGA外形圖。

圖6:這種扇出方法避免了使用高端技術,而且不會影響信號完整性。BGA引腳分成內部引腳和外部引腳兩部分。
圖6所示的扇出方法避免了使用高端技術,而且不影響信號完整性。BGA引腳被分成內部和外部引腳兩個部分。焊盤內過孔用於內部,外部引腳在0.5mm柵格上扇出。圖7a顯示的是頂層,圖7b顯示的是頂層和內部布線層。

圖7a和7b:焊盤內過孔用於內部,而外部引腳在0.5mm柵格上扇出。圖7a顯示的是頂層;圖7b顯示的是頂層和內部布線層。
由於BGA焊盤尺寸是0.3mm(12mil),間距是0.4mm(16mil),因此焊盤內使用了6/10mil的過孔(孔/環尺寸)。外部擴展扇出使用相同的過孔。在內部,過孔之間的間隙是6mil,這是標準尺寸,不會引起製造問題。外部的過孔間隙是10mil。這個間隙可以走一條3mil的線,線與過孔距離是3.34mil。這種特別的策略允許從0.4mm間距微型BGA出來的所有信號都能成功扇出,而且不會提出任何特殊的製造要求。
不管是使用Dog bone還是焊盤內過孔方法,基本步驟是相同的,也就是先要確定正確的通道空間,包括定義過孔和焊盤的尺寸、走線寬度、阻抗要求和疊層。然而區別在於過孔安排和所用的過孔組。
推薦使用深度最多6層的盲孔/埋孔配置。層數再多會引起製造良率問題。優選技術是使用交叉過孔或堆疊過孔,如圖8所示。交叉過孔允許更加精確的注冊公差,因為它們不像堆疊過孔那樣強製要求完美對齊。

圖8:交叉過孔允許更大的注冊公差,因為它們不像堆疊過孔那樣強製要求完美對齊。
沒有這些步驟會出什麼錯
不管是用Dog bone還hai是shi焊han盤pan內nei過guo孔kong技ji術shu,可ke製zhi造zao性xing和he功gong能neng都dou是shi需xu要yao認ren真zhen考kao慮lv的de兩liang個ge重zhong要yao方fang麵mian。關guan鍵jian是shi要yao知zhi道dao製zhi造zao工gong廠chang的de製zhi造zao限xian製zhi。有you些xie工gong廠chang可ke以yi製zhi造zao特te別bie嚴yan格ge的de設she計ji。然ran而er,如ru果guo產chan品pin準zhun備bei批pi量liang生sheng產chan,成cheng本ben會hui很hen高gao。因yin此ci設she計ji時shi就jiu要yao考kao慮lv選xuan用yong普pu通tong製zhi造zao工gong廠chang特te別bie重zhong要yao。
總之,從製造角度看要考慮的關鍵因素有:
層疊
過孔-孔的大小(取決於長寬比)
過孔-孔環 (要求最小3mi)
過孔—堆疊(堆疊還是交叉)
銅箔到銅箔距離(推薦最小3mil)
銅箔到鑽孔距離(要求最小5mil)
用於裝配的BGA觸點尺寸與錫球尺寸
在可製造性和功能方麵總是存在折衷考慮。因此正確分析每個方麵然後做出合適的決定很關鍵。
另一方麵,功能包括了信號完整性、電源分布和電磁兼容。這些可以分成以下幾個大類:
1.反射和傳輸線(一條線) 關鍵是阻抗控製。阻抗由走線寬度、電介質厚度和參考平麵所控製;
2.反射和傳輸線(一條線) 關鍵是阻抗控製。阻抗由走線寬度、電介質厚度和參考平麵所控製;
3.串擾(兩條或更多條線) 相同和相鄰層上走線之間的距離是控製串擾的關鍵。每個信號層之間放置地層、將對噪聲敏感的或輻射噪聲的走線周圍的屏蔽線接地有助於最大限度地減小串擾;
4.電源分布(軌破壞) 這是電源網絡的電感。使電源和地平麵相鄰並使用去耦電容有助於控製電源浪湧;
5.電磁幹擾(係統破壞) 控製上述所有單元,同時屏蔽整個PCB或對噪聲敏感和產生噪聲的部分有助於控製電磁幹擾。
上述措施對整個產品來說也是正確的。然而,在BGAquyuyouqizhengque,yinweisuoyouxinhaohedianyuanbicikaodehenjin,yincijijutiaozhanxing。duixinhaotexingdezhengquelejieyouzhuyuzuochuzaigongnengfangmiannagewangluojuyougenggaoyouxianjidejueding。
在靠近BGA的層中使用大麵積的接地平麵有助於解決大多數信號完整性問題。盲孔的一個最大好處是,在盲孔/埋孔中消除了分支長度,這對高頻信號來說尤其重要。
結論
用於嵌入式設計的BGA封裝技術正在穩步前進,但信號迂回布線仍有很大難度,極具有挑戰性。在選擇正確的扇出/布線策略時需要考慮幾個關鍵因素:球間距,觸點直徑,I/O引腳數量,過孔類型,焊盤尺寸,走線寬度和間距以及疊層。遵循本文所述的一些策略可以確保產品具有正確的形態、裝配和功能。
特別推薦
- 噪聲中提取真值!瑞盟科技推出MSA2240電流檢測芯片賦能多元高端測量場景
- 10MHz高頻運行!氮矽科技發布集成驅動GaN芯片,助力電源能效再攀新高
- 失真度僅0.002%!力芯微推出超低內阻、超低失真4PST模擬開關
- 一“芯”雙電!聖邦微電子發布雙輸出電源芯片,簡化AFE與音頻設計
- 一機適配萬端:金升陽推出1200W可編程電源,賦能高端裝備製造
技術文章更多>>
- 算力爆發遇上電源革新,大聯大世平集團攜手晶豐明源線上研討會解鎖應用落地
- 築基AI4S:摩爾線程全功能GPU加速中國生命科學自主生態
- 一秒檢測,成本降至萬分之一,光引科技把幾十萬的台式光譜儀“搬”到了手腕上
- AI服務器電源機櫃Power Rack HVDC MW級測試方案
- 突破工藝邊界,奎芯科技LPDDR5X IP矽驗證通過,速率達9600Mbps
技術白皮書下載更多>>
- 車規與基於V2X的車輛協同主動避撞技術展望
- 數字隔離助力新能源汽車安全隔離的新挑戰
- 汽車模塊拋負載的解決方案
- 車用連接器的安全創新應用
- Melexis Actuators Business Unit
- Position / Current Sensors - Triaxis Hall
熱門搜索




